同步動(dòng)態(tài)隨機(jī)存取內(nèi)存(synchronous dynamic random-access memory,簡稱SDRAM)是有一個(gè)同步接口的動(dòng)態(tài)隨機(jī)存取內(nèi)存(DRAM)。通常DRAM是有一個(gè)異步接口的,這樣它可以隨時(shí)響應(yīng)控制輸入的變化。而SDRAM有一個(gè)同步接口,在響應(yīng)控制輸入前會等待一個(gè)時(shí)鐘信號,這樣就能和計(jì)算機(jī)的系統(tǒng)總線同步。時(shí)鐘被用來驅(qū)動(dòng)一個(gè)有限狀態(tài)機(jī),對進(jìn)入的指令進(jìn)行管線(Pipeline)操作。這使得SDRAM與沒有同步接口的異步DRAM(asynchronous DRAM)相比,可以有一個(gè)更復(fù)雜的操作模式。
-
FPGA
+關(guān)注
關(guān)注
1630文章
21803瀏覽量
606445 -
SDRAM
+關(guān)注
關(guān)注
7文章
433瀏覽量
55404 -
內(nèi)存
+關(guān)注
關(guān)注
8文章
3068瀏覽量
74388
發(fā)布評論請先 登錄
相關(guān)推薦
分享正點(diǎn)原子FPGA開發(fā)板全套資料
正點(diǎn)開拓者FPGA開發(fā)板使用問題
正點(diǎn)原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實(shí)驗(yàn)
![<b class='flag-5'>正點(diǎn)</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> Qsys<b class='flag-5'>視頻</b>:uC/GUI圖片/數(shù)字顯示實(shí)驗(yàn)](https://file.elecfans.com/web1/M00/93/B2/o4YBAFztHfWACVwvAAAixvqtEYY530.jpg)
正點(diǎn)原子開拓者FPGA Qsys視頻:uCOS II任務(wù)管理與時(shí)間管理(2)
![<b class='flag-5'>正點(diǎn)</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> Qsys<b class='flag-5'>視頻</b>:uCOS II任務(wù)管理與時(shí)間管理(2)](https://file.elecfans.com/web1/M00/93/BD/o4YBAFztH0KATRPqAAAmkzXoPGM670.jpg)
正點(diǎn)原子開拓者FPGA Qsys視頻:PIO按鍵控制LED
![<b class='flag-5'>正點(diǎn)</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> Qsys<b class='flag-5'>視頻</b>:PIO按鍵控制LED](https://file.elecfans.com/web1/M00/94/16/pIYBAFztH3KAVWc9AAAqJCFoSO8024.jpg)
正點(diǎn)原子開拓者FPGA Qsys視頻:PIO IRQ
![<b class='flag-5'>正點(diǎn)</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> Qsys<b class='flag-5'>視頻</b>:PIO IRQ](https://file.elecfans.com/web1/M00/94/16/pIYBAFztH3OAT0chAAAc5RgwuJ0939.jpg)
正點(diǎn)原子開拓者FPGA Qsys視頻:Hello World
![<b class='flag-5'>正點(diǎn)</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> Qsys<b class='flag-5'>視頻</b>:Hello World](https://file.elecfans.com/web1/M00/93/BF/o4YBAFztH2uATcyKAAApyw8F1-k001.jpg)
評論