加法器是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。若加數(shù)、被加數(shù)與低位的進(jìn)位數(shù)為輸入,而和數(shù)與進(jìn)位為輸出則為全加器。常用作計(jì)算機(jī)算術(shù)邏輯部件,執(zhí)行邏輯操作、移位與指令調(diào)用。在電子學(xué)中,加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計(jì)算。
加法器電路設(shè)計(jì)方案一:BCD加法器的設(shè)計(jì)
BCD加法器的設(shè)計(jì), 目的是根據(jù)彩燈亮滅的方式,來顯示兩個(gè)BCD碼相加之和。
本設(shè)計(jì)要求考慮高位溢出,無高位溢出時(shí),求和結(jié)果用8個(gè)LED燈顯示,亮的為1,滅的為0,讀出BCD碼轉(zhuǎn)化為十進(jìn)制,即為結(jié)果;若有高位溢出時(shí),第9個(gè)燈亮,所得結(jié)果已超過兩位,通過9個(gè)燈結(jié)合讀出結(jié)果。
硬件接線圖
程序流程圖
程序設(shè)計(jì)
加法器電路設(shè)計(jì)方案二:8位級(jí)聯(lián)加法器的設(shè)計(jì)
8位級(jí)聯(lián)加法器的設(shè)計(jì)程序
8位級(jí)聯(lián)加法器RTL圖
評(píng)論
查看更多