USB 規(guī)范在制定時(shí),會(huì)假定僅在相距幾米內(nèi)的器件之間進(jìn)行連接,例如計(jì)算機(jī)和外部硬盤(pán)驅(qū)動(dòng)器之間的連接。USB 3.0 規(guī)范規(guī)定電纜長(zhǎng)度應(yīng)限制在 3 米以內(nèi),以保持信號(hào)完整性。但 USB 技術(shù)的成功之處
2019-03-19 08:20:00
3879 ![](https://file.elecfans.com/web1/M00/82/CE/pIYBAFw96GiAI2oQAAG6EnWU04s261.jpg)
利用CPLD做脈沖分配器,將一路PWM分配給CPLD的不同輸出口,利用Quartus仿真是對(duì)的,下載到芯片之后會(huì)不能實(shí)現(xiàn)既定功能。代碼和波形如附件所示。
2018-04-25 17:16:44
USB -CPLD開(kāi)發(fā)板使用攻略一、開(kāi)發(fā)板簡(jiǎn)介 簡(jiǎn)介:板載大容量 ALTERA MAXII 系列CPLD 芯片EPM1270,和 USB2.0 高速 CY7C68013A芯片,構(gòu)成完美的邏輯和數(shù)
2012-08-15 14:44:47
大家好,我有一個(gè)NetFPGA-1G-CML板。當(dāng)我通過(guò)USB-JTAG編程電纜連接FPGA時(shí),這根電纜變得非常熱。所以我很快斷開(kāi)了它。我的電纜壞了嗎?使用它時(shí)通常的溫度是多少?
2020-05-29 07:06:23
有人知道USB微型電纜的來(lái)源嗎?另一端應(yīng)該插入我的筆記本電腦…那是什么…一個(gè)男人?蒂亞…愉快的問(wèn)候,邁克
2019-10-08 07:15:19
使用了一臺(tái)并行端口連接到PC的并行電纜III,這是一種JTAG下載。對(duì)于Spartan-3E,我使用簡(jiǎn)單的USB電纜進(jìn)行JTAG下載。兩根電纜都是Digilent產(chǎn)品包裝盒中包含的原始小工具。但后來(lái)我安裝
2019-05-24 09:16:29
相當(dāng)部分的 STM32芯片都帶USB模塊,有時(shí)我們會(huì)考慮利用STM32芯片的USB模塊進(jìn)行程序代碼的下載或升級(jí)。USB協(xié)議中有專門(mén)針對(duì)設(shè)備固件升級(jí)的類(lèi)協(xié)議,即可以通過(guò)DFU類(lèi)協(xié)議進(jìn)行產(chǎn)品固件的加載或更新。關(guān)于STM32產(chǎn)品的DFU程序下載和升級(jí),ST官方有相關(guān)的資料文檔。
2021-08-05 06:45:49
;>USB Blaster下載電纜性能特點(diǎn):</p><p align="left">1、支持
2009-12-03 09:30:50
本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯
自己做的一塊板子,(CPLD 和 DSP 上電后有引腳連接在一起)1.當(dāng)只向其中一塊芯片下載程序時(shí)能成功。(比如向
2015-07-28 17:24:08
與 CPLD的聯(lián)系橋梁,系統(tǒng)設(shè)計(jì)也利用這座橋梁將 USB和 CPLD有機(jī)地聯(lián)系起來(lái)。該系統(tǒng)的市場(chǎng)調(diào)查表明,適應(yīng)于各種主動(dòng)或被動(dòng)的監(jiān)測(cè)場(chǎng)合,以及醫(yī)療、公安和工業(yè)檢測(cè)當(dāng)中。
2019-06-20 07:31:29
與 CPLD的聯(lián)系橋梁,系統(tǒng)設(shè)計(jì)也利用這座橋梁將 USB和 CPLD有機(jī)地聯(lián)系起來(lái)。該系統(tǒng)的市場(chǎng)調(diào)查表明,適應(yīng)于各種主動(dòng)或被動(dòng)的監(jiān)測(cè)場(chǎng)合,以及醫(yī)療、公安和工業(yè)檢測(cè)當(dāng)中。
2019-07-26 07:16:41
1. FPGA&amp;CPLD 的下載
(1)生成位流文件(.sbit)后,可以把.sbit 文件下載到 FPGA 或 CPLD 中,首先將 JTAG下載器與 PCB 板連接并上
2023-06-26 10:52:38
://www.xilinx.com/products/d ... 0A-DSP-SB-UNI-G.htm但問(wèn)題是沒(méi)有下載電纜USB下載電纜不包括在內(nèi),必須單獨(dú)訂購(gòu)并且購(gòu)買(mǎi)電纜在我的國(guó)家需要225美元+運(yùn)費(fèi)和稅費(fèi)我現(xiàn)在
2019-08-16 09:48:01
嗨,我正在使用Vivado 2014.4開(kāi)發(fā)一些代碼,并希望將其下載到我的目標(biāo)硬件 - XC7K160t-2ffg676。不幸的是,它沒(méi)有檢測(cè)到我的編程設(shè)備 - USB平臺(tái)電纜 - 我無(wú)法編程我
2020-06-04 12:58:44
描述XC9572和XC95108 DIY CPLD實(shí)驗(yàn)板的PCB該板需要外部 JTAG 電纜來(lái)對(duì)器件進(jìn)行編程。JTAG 電纜可以是傳統(tǒng)計(jì)算機(jī)并行端口或現(xiàn)代 USB JTAG 編程器。一條并行端口
2022-08-05 07:09:52
XILINX FPGA/CPLD ISE下載教程 第一章 XILINX FPGA/CPLD ISE下載教程——下載.bit文件第二章 XILINX FPGA/CPLD ISE下載教程——燒錄Flash 圖文詳細(xì)資料!
2019-08-15 00:32:31
Xilinx FPGA(CPLD)下載電纜電路圖
2011-02-13 10:58:14
下載方案:HS2 二代高速下載方案,下載速度:最大 30Mhz通信方式:USB,下載接口:JTAG 14P 標(biāo)準(zhǔn)接口,支持開(kāi)發(fā)環(huán)境:ISE、Vivado,工作電壓:5V(USB 供電),工作電流:56mA@5V,工作溫度:-40℃~+85℃
2023-03-28 13:06:17
24MHz,下載速度快。與全速(Full-Speed)和(Hi-Speed)USB端口兼容(普通XILINX電纜 Parallel III并口電纜下載速度僅200KHz);5.自動(dòng)電壓調(diào)節(jié)設(shè)計(jì)可以適應(yīng)目標(biāo)
2009-07-03 10:26:14
本帖最后由 mr.pengyongche 于 2013-4-30 03:26 編輯
FCPU-X USB下載電纜支持USB2.0及USB1.1標(biāo)準(zhǔn),目標(biāo)器件下載時(shí)鐘可選,最高可
2009-03-20 18:00:47
;gt;FCPU-X USB下載電纜支持USB2.0及USB1.1標(biāo)準(zhǔn),目標(biāo)器件下載時(shí)鐘可選,最高可達(dá)24 MHz,是一個(gè)低成本并且全兼容Xilinx原裝USB下載電纜,支持JTAG和Slave
2008-07-21 16:43:56
`現(xiàn)在我有一個(gè)atmel的cpld芯片,用了個(gè)如下圖所示的下載線一直不能發(fā)現(xiàn)設(shè)備,如圖.不知道哪位大哥告訴一下該怎么玩,另買(mǎi)一個(gè)altera的byteblaster嗎我只有一個(gè)積分。。`
2015-12-18 21:07:50
、使用USB-Blaster將編譯好的程序下載到CPLD中,下載時(shí)選擇了CFM和UFM如下圖1所示:2、下載完成后CPLD正常運(yùn)行起來(lái)了,各項(xiàng)功能都正常;3、拔掉JTAG,拔掉CPLD主機(jī)板電源;4、重新給
2015-07-21 10:40:23
領(lǐng)域的應(yīng)用第10章 CPLD/FPGA在DSP領(lǐng)域的應(yīng)用第11章 CPLD/FPGA在微機(jī)系統(tǒng)領(lǐng)域的應(yīng)用附錄 GW48型EDA實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)使用介紹參考文獻(xiàn)下載鏈接:`
2018-03-29 17:11:59
我的主板是Spartan-3.I將JTAG-USB線連接到Windows XP家用PC。但它失敗了。當(dāng)我將程序下載到Spartan-3時(shí),iMPACT show無(wú)法找到cable.So我點(diǎn)擊
2019-08-16 10:33:57
,最終延長(zhǎng)了總體充電時(shí)間。充電電纜上的電壓下降會(huì)導(dǎo)致電壓不足。我們看一看這會(huì)對(duì)通用串行總線 (USB) 電纜造成哪些影響,以及如何應(yīng)對(duì)可能出現(xiàn)的問(wèn)題。一個(gè)常見(jiàn)的USB電纜接口接觸電阻大約為30m
2018-09-05 15:24:05
問(wèn)候,我正在使用Xilinx Spartan 3E入門(mén)套件。我想將配置位文件下載到板載SPI存儲(chǔ)器中。我閱讀了一個(gè)關(guān)于利用picoblaze以及終端程序(HyperTerminal)的pdf文件
2019-02-28 13:39:49
求大佬分享一種基于CPLD的USB總線的隔離接口實(shí)現(xiàn)方案
2021-04-13 06:25:30
分頻器在CPLD/FPGA設(shè)計(jì)中使用頻率比較高,盡管目前大部分設(shè)計(jì)中采用芯片廠家集成的鎖相環(huán)資源 ,但是對(duì)于要求奇數(shù)倍分頻(如3、5等)、小數(shù)倍(如2.5、3.5等)分頻、占空比50%的應(yīng)用場(chǎng)合卻往往不能滿足要求。利用CPLD/FPGA設(shè)計(jì)多功能分頻器,我們具體該怎么做呢?
2019-08-12 07:50:25
如何利用CPLD去實(shí)現(xiàn)濾波抗干擾?
2021-04-30 07:07:34
一種可行的方案就是利用CPLD作為溝通單片機(jī)與PCI設(shè)備間的橋梁,充分利用CPLD中I/O資源豐富,用戶可自定制邏輯的優(yōu)勢(shì),來(lái)幫助單片機(jī)完成與PCI設(shè)備間的通信任務(wù)。
2021-04-29 06:28:43
如何利用CPLD實(shí)現(xiàn)數(shù)字濾波及抗干擾?CPLD在信號(hào)濾波和抗干擾中的應(yīng)用
2021-04-30 06:50:32
本設(shè)計(jì)利用CPLD進(jìn)行數(shù)字邏輯器件設(shè)計(jì),并配合多路精密程控放大,實(shí)現(xiàn)了寬輸入范圍高精度頻率測(cè)量,頻率測(cè)量穩(wěn)定度達(dá)10 -7,而且將輸入信號(hào)的范圍進(jìn)行了有效地拓寬,使這種高精度頻率計(jì)的應(yīng)用領(lǐng)域更加廣泛。同時(shí),解決了傳統(tǒng)分立數(shù)字器件測(cè)頻時(shí)存在的問(wèn)題。
2021-05-14 06:24:24
如何利用ST官方軟件工具DfuSe進(jìn)行相關(guān)編程操作?如何利用STM32芯片的USB模塊進(jìn)行程序代碼的下載或升級(jí)呢?
2021-11-02 06:25:28
任何人都可以突出顯示平臺(tái)電纜USB和平臺(tái)電纜USB II的差異嗎? Platform Cable USB有什么問(wèn)題嗎?我可以在使用Spartan 3/6 FPGA和Cool-runner CPLD
2019-03-01 11:44:57
本文利用CPLD數(shù)字控制技術(shù)對(duì)時(shí)序電路進(jìn)行改進(jìn)。CPLD(Complex Programmable Logic Device)是新一代的數(shù)字邏輯器件,具有速度快、集成度高、可靠性強(qiáng)、用戶可重復(fù)編程或
2021-05-06 09:44:24
在含有CPLD芯片的電子產(chǎn)品中,由于代碼中的BUG需要升級(jí)固件,如果以前的固件內(nèi)沒(méi)有離線燒寫(xiě)系統(tǒng),那么必須要通過(guò)專門(mén)的燒寫(xiě)工具把固件下載到CPLD中去(如USB Blaster),但這樣非常繁瑣
2021-11-10 06:06:36
CPLD是altera的7256,20塊電路板有兩塊始終無(wú)法下載程序,下載器應(yīng)該是好的,量了CPLD的外圍,供電3.28V正常。板下載插針和CPLD之間是四路JTAG信號(hào),TCK,TDO,TMS,TDI。四引腳對(duì)地都不短路,四路串的是1K的電阻。
2017-07-13 11:48:55
深入認(rèn)識(shí)USB電纜與USB設(shè)備連接
2012-08-10 11:07:38
電纜下載到目標(biāo)芯片F(xiàn)PGA 或 CPLD 中。 如果是大批量產(chǎn)品開(kāi)發(fā),則通過(guò)更換相應(yīng)的廠家綜合庫(kù),輕易地轉(zhuǎn)由 ASIC 的方式實(shí)現(xiàn)。
2019-02-28 11:47:32
產(chǎn)生可下載文件的過(guò)程中,如果Turbo Bit選項(xiàng)選中,則在時(shí)序仿真時(shí)可以產(chǎn)生預(yù)期波形,但是下載到真實(shí)電路板的CPLD中,使用示波器測(cè)試沒(méi)有波形;2、 在產(chǎn)生可下載文件的過(guò)程中,如果Turbo Bit
2011-11-22 09:22:54
如何利用CPLD實(shí)現(xiàn)智能數(shù)字電壓表的設(shè)計(jì)?數(shù)字電壓表系統(tǒng)是如何組成的?其工作原理是什么?如何實(shí)現(xiàn)CPLD功能模塊的設(shè)計(jì)?
2021-04-13 06:07:19
本文介紹了一種利用外部SRAM和CPLD構(gòu)成的廉價(jià)、高速、大容量先進(jìn)先出緩沖器FIFO的設(shè)計(jì)方法。
2021-04-09 06:12:19
一、Rainbow Blaster 的特性Rainbow Blaster全面兼容Altera的USB Blaster下載電纜,通過(guò)計(jì)算機(jī)的USB接口可對(duì)Altera的FPGA/CPLD以及配置芯片進(jìn)行編程、調(diào)試等操作。支持的Altera FPGA/CPLD器件
2007-06-05 12:21:35
8 FPGA/CPLD下載方式 (ISP下載線接口電路)
SP功能提高設(shè)計(jì)和應(yīng)用的靈活性未編程前先焊接安裝系統(tǒng)內(nèi)編
2009-03-08 10:47:02
129 ATMEL CPLD ATF15XX器件的下載軟件 (for Windows)
2009-03-21 11:52:16
44 USB-Blaster的特性: 支持USB Blaster下載仿真調(diào)試,通過(guò)計(jì)算機(jī)的USB接口可對(duì)Altera的FPGA/CPLD以及配置芯片進(jìn)行編程、調(diào)試等操作
2022-07-27 10:31:29
為了獲得一定的靈活性,嵌入式系統(tǒng)大都設(shè)計(jì)有可編程邏輯器件CPLD。利用單片機(jī)對(duì)CPLD進(jìn)行編程,可以方便地升級(jí)、修改和測(cè)試已完成的設(shè)計(jì)。文中給出了它的實(shí)現(xiàn)過(guò)程。
2009-04-03 10:49:49
22 本文詳細(xì)介紹了USB 總線的光隔離接口的隔離原理、硬件組成及控制程序的設(shè)計(jì)。該實(shí)現(xiàn)方案采用先進(jìn)的高速光隔離技術(shù)和CPLD 控制技術(shù),對(duì)基于USB 的測(cè)試與測(cè)量的設(shè)備、人體起保
2009-12-23 15:04:38
25 當(dāng)利用CPLD/FPGA開(kāi)發(fā)系統(tǒng)完成數(shù)字電路或系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)并仿真校驗(yàn)通過(guò)之后,就需要將獲得的CPLD/FPGA編程配置數(shù)據(jù)下載到CPLD/FPGA芯片中,以便最后獲得所設(shè)計(jì)的硬件數(shù)字電路或系
2010-06-01 10:14:46
23 本文詳細(xì)介紹了USB總線的光隔離接口的隔離原理、硬件組成及控制程序的設(shè)計(jì)。該實(shí)現(xiàn)方案采用先進(jìn)的高速光隔離技術(shù)和CPLD控制技術(shù),對(duì)基于USB的測(cè)試與測(cè)量的設(shè)備、人體起保護(hù)作用
2010-07-21 17:26:16
19 以單片機(jī)和CPLD為核心,設(shè)計(jì)了低頻相位(頻率)檢測(cè)系統(tǒng)。系統(tǒng)由CPLD相位頻率測(cè)量模塊、單片機(jī)和顯示模塊三個(gè)部分組成。利用VHDL語(yǔ)言設(shè)計(jì)了高速的測(cè)頻測(cè)相模塊,并下載到CPLD中
2010-07-28 17:53:06
43 介紹利用CPLD實(shí)現(xiàn)快速、同步計(jì)算的虛擬相位測(cè)量方法,講述系統(tǒng)的原理與結(jié)構(gòu),給出CPLD的模塊設(shè)計(jì)。
2010-08-09 14:58:58
19 USB大容量存儲(chǔ)開(kāi)發(fā)板帶CPLD的代碼D的源碼
2010-08-19 16:02:15
20 什么是CPLD
CPLD(Complex Programmable Logic Device)是Complex PLD的簡(jiǎn)稱,一種較PLD為復(fù)雜的邏輯元件。CPLD是一種用戶根據(jù)各自
2009-03-30 13:40:43
3143 串并行直接電纜連接在現(xiàn)在看來(lái)會(huì)有些“過(guò)時(shí)”。另一方面,USB直接電纜連接(USB Direct Cable Connection,DCC)屬于“新式的”范疇。USB DCC出現(xiàn)有一些年頭了,但由于大多數(shù)人使用網(wǎng)卡
2009-04-23 17:41:59
2909 USB 3.0電纜實(shí)物解析
大家日常接觸最多的PC外設(shè)接口莫過(guò)于USB了.8年前,USB 2.0(USB Hi-Speed)將USB接口傳輸速度從12Mbps大幅提升到480Mbps.現(xiàn)在,Intel正在率領(lǐng)一眾業(yè)內(nèi)廠商開(kāi)發(fā)下
2009-05-15 09:11:42
1599 摘要: 介紹了外置式USB無(wú)損圖像采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,它用于特殊場(chǎng)合的圖像處理及其相關(guān)領(lǐng)域。針對(duì)圖像傳輸?shù)奶攸c(diǎn),結(jié)合FPGA/CPLD和USB技術(shù),給出了
2009-06-20 14:33:04
928 ![](https://file1.elecfans.com//web2/M00/A5/0B/wKgZomUMNq-AMET8AAB0aRuap9s687.gif)
CPLD/FPGAS/51單片機(jī)通用的下載電路接法
2009-07-16 10:05:44
2343 ![](https://file1.elecfans.com//web2/M00/A5/26/wKgZomUMNySAaNw5AABz5eHI-Pk670.jpg)
眾所周知,串口,是嵌入式人員最熟悉的東西,非常方便,上到PC(現(xiàn)在是USB轉(zhuǎn)串口),下到MCU51等等,都有,但是,現(xiàn)在的FPGA/CPLD等,卻獨(dú)獨(dú)沒(méi)有,用JTAG代替下載固件.本身來(lái)說(shuō),JTAG沒(méi)什么
2010-07-16 18:25:18
2309 Xilinx下載電纜原理圖
2011-01-18 16:09:34
114 介紹了外置式USB無(wú)損圖像采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,它用于特殊場(chǎng)合的圖像處理及其相關(guān)領(lǐng)域。針對(duì)圖像傳輸?shù)奶攸c(diǎn),結(jié)合FPCA/CPLD和USB技術(shù),給出了硬件實(shí)現(xiàn)框圖,同時(shí)給出了PPGA/CPLD內(nèi)
2011-03-15 14:46:01
90 本內(nèi)容介紹了基于CPLD的串并轉(zhuǎn)換和高速USB通信設(shè)計(jì)
2011-09-27 16:23:57
37 利用單片機(jī)和CPLD實(shí)現(xiàn)直接數(shù)字頻率合成相關(guān)的描述 可以來(lái)看一下。
2016-05-04 14:37:01
0 Xilinx FPGA工程例子源碼:USB大容量存儲(chǔ)開(kāi)發(fā)板CPLD代碼
2016-06-07 14:13:43
14 Xilinx FPGA工程例子源碼:基于FPGA_CPLD和USB技術(shù)的無(wú)損圖像采集卡
2016-06-07 15:07:45
4 本文檔內(nèi)容介紹基于XILINX USB下載電纜驅(qū)動(dòng)的安裝過(guò)程,供參考
2018-03-26 10:25:40
29 S51及CPLD通用下載線,S51 programmer
關(guān)鍵字:S51及CPLD通用下載線
???下載線的種類(lèi)很多,用的比較
2018-09-20 19:41:32
673 和USB 1.1升級(jí)到USB 2.0一樣,新的USB 3.0接口和電纜的物理特性是向下兼容的。當(dāng)然,只要設(shè)備、接口和導(dǎo)線中有一個(gè)不支持USB 3.0標(biāo)準(zhǔn),就無(wú)法實(shí)現(xiàn)Superspeed的超高速,但至少把USB 3.0電纜插在2.0接口上可以放心不會(huì)爆炸。
2019-01-18 15:04:46
4931 本文檔詳細(xì)介紹的是FPGA教程之CPLD和FPGA的配置與下載的詳細(xì)資料說(shuō)明主要內(nèi)容包括了:一、CPLD/FPGA器件的配置,二、MAX系列非易失性器件的下載配置,三、FLEX/ACEX系列FPGA的下載配置,四、ALTERA的編程文件
2019-02-28 09:56:18
17 USB Blaster V2版 下載線 高速 FT245+CPLD+244方案
2019-12-19 14:17:06
2297 ![](https://file.elecfans.com/web1/M00/AC/AB/pIYBAF3Ct4GAbGb3AAPAayci7WU622.jpg)
ALTERA USB Blaster 下載線 高速 FT245+CPLD+244方案
兼容ALTERA官方原裝USB Blaster
型號(hào) USB Blaster
2019-12-23 14:48:32
2995 ![](https://file.elecfans.com/web1/M00/AC/B8/pIYBAF3CvBKAOW75AAPPMrOwpZI496.jpg)
介紹了使用CPLD與USB接口配合,對(duì)支持ISP編程模式的MCU、FPGA、DSP進(jìn)行編程的設(shè)計(jì)方法,此下載線具有較大的 靈活性和良好的可擴(kuò)展性
2019-11-26 17:51:00
13 該電纜實(shí)際上具有與Apple售價(jià)39美元的0.8m USB-C電纜非常相似的功能-實(shí)際上,在Apple網(wǎng)站上的兩種產(chǎn)品列表之間切換時(shí),兩條電纜的“亮點(diǎn)”部分幾乎相同。那么,為什么價(jià)格差異很大?
2020-07-28 16:20:34
1523 在日常生活中,USB接口在日常生活中的應(yīng)用,還是非常廣泛的。其USB接口是一種PC外接接口,發(fā)展至今,它成為PC行業(yè)的通用接口標(biāo)準(zhǔn)。但是,隨著時(shí)代的不斷發(fā)展進(jìn)步,現(xiàn)在USB電纜也有了更多的更新版本,比如現(xiàn)在常用的就有2.0版本和3.0版本。那么USB 3.0電纜和USB 2.0電纜有什么不同呢?
2021-01-06 14:48:03
4231 綜合性CPLD/FPGA軟件Quartus 13.0下載
2021-09-12 09:35:13
17 USB用于連接和供電設(shè)備的幾種電纜連接器類(lèi)型包括:Type-A、Type-B、Micro-B、Mini-B 等。與這些現(xiàn)有類(lèi)型的USB電纜相比,USB Type-C 電纜具有對(duì)稱和可逆的獨(dú)特可用性優(yōu)勢(shì)。
2022-04-27 10:09:05
6812 電子發(fā)燒友網(wǎng)站提供《Arduino通過(guò)OTG電纜連接到Android USB.zip》資料免費(fèi)下載
2022-11-29 11:03:20
1 電子發(fā)燒友網(wǎng)站提供《利用MAX II CPLD實(shí)現(xiàn)LCD控制器.pdf》資料免費(fèi)下載
2023-11-10 09:36:39
0
評(píng)論