本次的設(shè)計(jì)為多路UART/SPI通信系統(tǒng),可以實(shí)現(xiàn)一對(duì)多的通信。系統(tǒng)可以運(yùn)行在UART模式,也可以運(yùn)行在SPI模式。我選擇這一課題的原因主要是目前我所在的實(shí)驗(yàn)室需要寫(xiě)基于UART的快速通信。這一
2022-10-24 10:55:09
997 74LS165如何接可以實(shí)現(xiàn)并串轉(zhuǎn)換?如何接電路?
2015-03-06 17:35:28
基于FPGA的DDS波形發(fā)生器 基于FPGA的數(shù)字頻率計(jì) FPGA實(shí)現(xiàn)的準(zhǔn)同步復(fù)接器 FFSK調(diào)制、解調(diào)器的VHDL建模與設(shè)計(jì) 基于FPGA誤碼檢測(cè)電路的設(shè)計(jì) 基于FGPA的數(shù)字濾波器的實(shí)現(xiàn)
2012-02-10 10:40:31
fpga芯片工作時(shí)外部需要接Flash和SRAM嗎?flash和sram都是干什么的???
2014-12-25 08:32:25
電壓的變化受到帶抽頭的變壓器匝數(shù)變化的影響。為了足夠緊密地控制電壓,通常在變壓器的高壓繞組上設(shè)置抽頭。分接開(kāi)關(guān)變壓器有兩種類(lèi)型 卸荷式分接開(kāi)關(guān)變壓器 有載分接變壓器 卸載分接開(kāi)關(guān)變壓器
2023-04-21 17:38:39
AD9211接FPGA抓波形,AD9211的輸入V+和V-懸空,默認(rèn)寄存器配置,正常情況輸出應(yīng)無(wú)波形,但抓取到的輸出波形如下圖所示:請(qǐng)問(wèn)是為什么,謝謝!
2018-12-11 11:38:27
如果是接FPGA驗(yàn)證的話,DCIP/N直接從FPGA輸出就好了么?同理DCOP/N直接輸入給FPGA?他們的Vpp是3.3的么?接FPGA要有l(wèi)evelshift么?
還想問(wèn)下 CLKP/N如果也是
2023-11-30 06:39:05
他的各個(gè)管腳應(yīng)該怎么接?。坎皇枪苣_功能,而是在仿真電路中各個(gè)管腳接什么?就是如何接能讓我的ADC0809工作起來(lái)?有沒(méi)有大神告知一下,或者給我點(diǎn)資料也可以,萬(wàn)分感謝??!百度ADC0809資料目前對(duì)我沒(méi)用啊,我都不知道怎么接能讓0809工作起來(lái)
2015-04-28 08:19:56
請(qǐng)問(wèn)CY4531 EZ-PD CCG3 EVALUTION KIT開(kāi)發(fā)板可以實(shí)現(xiàn)type-c接PC,DP接顯示屏的功能嗎?
我看到文檔中有提到Display DEMO是DP接PC,type-c接顯示器的。能否反過(guò)來(lái)?
2024-02-29 06:15:00
在過(guò)去的幾十年的硬件設(shè)計(jì)里,這個(gè)詞對(duì)國(guó)人來(lái)說(shuō)非常陌生,特別是我們50HZ、60HZ系統(tǒng)。何謂橋接?維基百科中的解釋是關(guān)于通訊網(wǎng)絡(luò)協(xié)議的。橋接是指連接兩個(gè)不同系統(tǒng)之間的橋梁,英文簡(jiǎn)稱(chēng)“bridged
2022-02-20 07:00:00
案例中,這樣的平臺(tái)需要進(jìn)行一定的調(diào)整以滿足汽車(chē)制造商的需求。而使用FPGA可以快速實(shí)現(xiàn)低成本橋接解決方案,使得現(xiàn)有平臺(tái)能夠完美應(yīng)用于汽車(chē)領(lǐng)域。
2019-07-23 07:57:39
在單電源系統(tǒng)中,單電源運(yùn)放的參考地是接VCC/2 還是接 GND,我看資料都是接VCC/2 ,但在實(shí)際用AD8617 運(yùn)放調(diào)試時(shí)發(fā)現(xiàn)接VCC/2,就類(lèi)似比較器功能了,輸入只有大于VCC/2才輸出
2024-01-09 08:12:32
前端模擬信號(hào)的處理,以 及 FPGA 實(shí)現(xiàn)基帶 部 分 對(duì) 數(shù) 字 信 號(hào) 的 COFDM 的 調(diào) 制 解 調(diào) ,而銜接這 2 部 分 的 橋 梁 通 過(guò) ADC 和 DAC 來(lái) 實(shí) 現(xiàn)。 FPGA
2023-11-07 11:33:53
數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項(xiàng)重要技術(shù),能將若干路低速信號(hào)合并為一路高速信號(hào),以提高帶寬利用率和數(shù)據(jù)傳輸效率。
2019-09-26 07:48:06
基于fpga的數(shù)字通信系統(tǒng)數(shù)字復(fù)接器建模與設(shè)計(jì)
2014-04-15 21:58:57
中仿真數(shù)字復(fù)接實(shí)驗(yàn),從而提高用戶的學(xué)習(xí)效果,也可單獨(dú)用LabView軟件來(lái)開(kāi)設(shè)實(shí)驗(yàn),這樣就不受臺(tái)套數(shù)的限制。課題主要工作流程:1、了解LabView實(shí)驗(yàn)室虛擬儀器工作平臺(tái),并熟練掌握其編程及數(shù)據(jù)采集
2016-05-14 15:51:33
/20755211100719/1310381718_530721f7.gif]4 FFT復(fù)乘的FPGA實(shí)現(xiàn)由于軟件和DSP實(shí)現(xiàn)的速度較慢,而FPGA資源豐富,組織結(jié)構(gòu)便于采用流水線結(jié)構(gòu)和并行運(yùn)算,其速度快、擴(kuò)展能力強(qiáng)
2011-07-11 21:32:29
操作人員做事情再認(rèn)真,也難免會(huì)出錯(cuò)。如果把電源線接反了,可能會(huì)導(dǎo)致產(chǎn)品被燒掉。圖1 - 手工接線那如果在設(shè)計(jì)產(chǎn)品的時(shí)候,就考慮了電源防接反而設(shè)計(jì)了防接反電路是不是會(huì)方便很多呢?今天就來(lái)討論一下如何實(shí)現(xiàn)電源防接反,電源防接反的電路有哪些。1.使用二極管防止電源接反二極管就有單向?qū)щ姷?..
2021-12-31 07:37:19
本文基于FPGA的技術(shù)特點(diǎn),結(jié)合數(shù)字復(fù)接技術(shù)的基本原理,實(shí)現(xiàn)了基群速率(2048kbps)數(shù)字信號(hào)的數(shù)字分接與復(fù)接。
2021-04-30 06:27:39
如何利用FPGA實(shí)現(xiàn)低成本汽車(chē)多總線橋接?
2021-04-29 06:51:23
分接開(kāi)關(guān)多數(shù)采用電阻式組合型,總體結(jié)構(gòu)可分為三部分:控制部分、傳動(dòng)部分、開(kāi)關(guān)部分。有載分接開(kāi)關(guān)對(duì)提高供電系統(tǒng)的電壓合格率起到了重要作用。而目前靠大電網(wǎng)供電的縣級(jí)電網(wǎng)的調(diào)壓手段,主要靠有載調(diào)壓
2023-04-25 17:40:16
本文給出了使用CMOS工藝設(shè)計(jì)的單片集成超高速4:1復(fù)接器。
2021-04-12 06:55:55
如何采用RS232總線實(shí)現(xiàn)計(jì)算機(jī)和橋接卡之間的通訊?使用FPGA實(shí)現(xiàn)I2C總線時(shí)需要建立那幾個(gè)模塊?
2021-05-07 06:01:08
如果接一路差分信號(hào)是不是用信號(hào)源雙路信號(hào)分別接差分的IQ端,然后剩下的黑線都接地線,并且信號(hào)源設(shè)置雙端信號(hào)輸出,并且信號(hào)反向?那如果接雙路差分信號(hào)呢?一個(gè)信號(hào)源夠用嗎?
2017-03-01 12:06:47
本文介紹基于FPGA實(shí)現(xiàn)二次群數(shù)字信號(hào)的分接部分的功能,包括幀頭捕獲、幀丟失告警、基群信號(hào)提取,去除插入碼、負(fù)碼速調(diào)整等二次群分接的關(guān)鍵技術(shù)。
2021-04-30 06:27:20
本文設(shè)計(jì)的基于FPGA的3G/HD/SD-SDI信號(hào)的光纖傳輸系統(tǒng),采用了SDI信號(hào)電復(fù)接、分接技術(shù),實(shí)現(xiàn)了高質(zhì)量視頻信號(hào)的傳輸且沒(méi)有任何圖像質(zhì)量的損失,另外FPGA具有較大的設(shè)計(jì)靈活性,對(duì)數(shù)
2021-05-20 07:00:52
本文介紹一套介質(zhì)復(fù)介電常數(shù)測(cè)量系統(tǒng)軟件,它主要依據(jù)矩形腔微擾法對(duì)介質(zhì)介電常數(shù)進(jìn)行測(cè)量。該方法是測(cè)量復(fù)介電常數(shù)的一種常用方法,其具有計(jì)算簡(jiǎn)便,所需樣品少,精度高等優(yōu)點(diǎn)。該測(cè)試系統(tǒng)采用基于 GPIB總線
2021-05-14 06:32:19
使電氣設(shè)備可靠運(yùn)行,并有利人身和設(shè)備的安全,一般把系統(tǒng)的中性點(diǎn)直接接地,即為工作接地。由變壓器三線圈接出的也叫中性線即零線,該點(diǎn)就叫中性點(diǎn)。工作接地的作用工作接地的作用有兩點(diǎn),一是減輕一相接地的危險(xiǎn)性
2018-12-13 22:47:47
畢設(shè)需要用labview軟件進(jìn)行數(shù)字復(fù)接分接實(shí)驗(yàn)的仿真,但是從來(lái)沒(méi)有接觸過(guò)那個(gè)軟件。哪位能教教么?我最近也在看視頻學(xué)習(xí),但是還是不懂要怎么去用二進(jìn)制數(shù)去輸出相應(yīng)的方波序列,或者說(shuō)這個(gè)題目不知道怎么下手?哪位能提點(diǎn)一下嗎
2015-03-26 22:00:04
數(shù)字復(fù)接芯片有哪幾種?有何不同?復(fù)接芯片有哪些應(yīng)用舉例?
2021-05-27 06:08:21
筒應(yīng)完整無(wú)損,絕緣良好,其支架固定牢固;分接開(kāi)關(guān)在空氣中的暴露時(shí)間時(shí)間應(yīng)與芯體相同,如檢修拆卸不能及時(shí)裝復(fù),應(yīng)浸在合格變壓器油中;
3. 各分接開(kāi)關(guān)絕緣良好,綁扎牢固,排列整齊,接頭焊接良好,無(wú)開(kāi)
2023-04-26 16:38:52
數(shù)據(jù)復(fù)接方法有哪些?如何去實(shí)現(xiàn)它們?在設(shè)計(jì)數(shù)據(jù)復(fù)接與分接設(shè)備過(guò)程中有哪些難點(diǎn)?怎樣利用FPGA去實(shí)現(xiàn)多路話音/數(shù)據(jù)復(fù)接設(shè)備?
2021-04-14 06:42:57
數(shù)字復(fù)接的基本原理是什么?數(shù)字復(fù)接系統(tǒng)是如何構(gòu)成的?怎樣去設(shè)計(jì)數(shù)字復(fù)接系統(tǒng)?
2021-04-28 07:04:28
求有能力接項(xiàng)目人員,請(qǐng)回復(fù)MCU/FPGA/CPLD/RF/安卓QQ:296013424CELL PHONE:***
2013-03-04 11:23:47
變壓器的無(wú)勵(lì)磁分接開(kāi)關(guān)亦稱(chēng)無(wú)載調(diào)壓開(kāi)關(guān),它只能在變壓器停止運(yùn)行,沒(méi)有激磁的情況下用來(lái)改變變壓器繞組的有效匝數(shù),從而達(dá)到改變變比和變壓器輸出電壓的目的。因此,分接開(kāi)關(guān)的觸點(diǎn)設(shè)計(jì)容量較小,也不需要
2023-04-25 17:29:45
電纜分接箱(Cable Distribution Box )是一種用來(lái)對(duì)電纜線路實(shí)施分接、分支、接續(xù)及轉(zhuǎn)換電路的設(shè)備,多數(shù)用于戶外。
2020-04-02 09:01:51
1個(gè)串口,接wifi和GPRS/GSM 如何實(shí)現(xiàn)?相當(dāng)于手機(jī)有WiFi了,GSM自動(dòng)關(guān)閉;
2019-04-15 06:35:42
AD8432輸入噪聲很低,準(zhǔn)備作為我設(shè)計(jì)中的前放,信號(hào)源輸出是差分形式。AD8421的datasheet中要求其輸入負(fù)端INL交流接地,但我從其原理框圖中沒(méi)弄明白它的工作原理,是否可以接成差分形式呢?若是通過(guò)差分對(duì)管實(shí)現(xiàn)放大,應(yīng)該可以接成差分方式啊。此前的帖子把型號(hào)寫(xiě)作成AD8421了。
2018-10-16 14:26:56
AD8432輸入噪聲很低,準(zhǔn)備作為我設(shè)計(jì)中的前放,信號(hào)源輸出是差分形式。AD8421的datasheet中要求其輸入負(fù)端INL交流接地,但我從其原理框圖中沒(méi)弄明白它的工作原理,是否可以接成差分形式呢?若是通過(guò)差分對(duì)管實(shí)現(xiàn)放大,應(yīng)該可以接成差分方式啊。此前的帖子把型號(hào)寫(xiě)作成AD8421了。
2023-11-23 08:03:32
二次群復(fù)接的基本原理是什么?基于CPLD的PDH通信二次群復(fù)接器的設(shè)計(jì)怎樣對(duì)PDH通信二次群復(fù)接器進(jìn)行仿真?
2021-04-30 07:01:48
要求是利用FPGA開(kāi)發(fā)板,設(shè)計(jì)一個(gè)多路PCM編碼的復(fù)接器,已知8路電話信號(hào)已經(jīng)過(guò)PCM編碼,每路位寬8bit,頻率8KHz,以64比特寬度并行輸入到復(fù)接器,要求復(fù)接邏輯能夠把8電話路信號(hào)順序排隊(duì),以
2014-09-16 21:39:41
我是通過(guò)fpga來(lái)控制AD9273的,我fpga的電平是2.5v的,但是9273AD9273的SDIO的輸入范圍是0-2V,那么請(qǐng)問(wèn)我應(yīng)該怎么接,是否需要一個(gè)電平轉(zhuǎn)化器,有沒(méi)有比較簡(jiǎn)單的方案啊,謝謝。
2018-12-21 09:11:29
概述
有載分接開(kāi)關(guān)是與變壓器回路連接的唯一運(yùn)動(dòng)部件,因此有載分接開(kāi)關(guān)的檢測(cè),越來(lái)越引起重視。在《電力設(shè)備交接和預(yù)防性試驗(yàn)規(guī)程》中,要求檢查有載分接開(kāi)關(guān)的動(dòng)作順序,測(cè)量切換時(shí)間等。本變壓器
2021-11-08 17:11:13
文章介紹了一種采基于FPGA 實(shí)現(xiàn)UART電路的方法,并對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解以適應(yīng)自頂向下的設(shè)計(jì)方法。采用有限狀態(tài)機(jī)對(duì)接收器模塊和發(fā)送器模塊進(jìn)行了設(shè)計(jì),所有功能的
2009-08-15 09:27:55
46 DSYZ-D有載分接開(kāi)關(guān)測(cè)試儀(9A/3A)是根據(jù)中華人民共和國(guó)電力行業(yè)標(biāo)準(zhǔn)之高電壓測(cè)試設(shè)備,通用技術(shù)條件DL/T846、8-2004設(shè)計(jì),可以
2022-12-28 16:17:14
/T846、8-2004設(shè)計(jì),可以滿足《電力設(shè)備交接和預(yù)防性試驗(yàn)規(guī)程》中,要求檢查有載分接開(kāi)關(guān)的動(dòng)作順序,測(cè)量切換時(shí)間等要求???b class="flag-6" style="color: red">實(shí)現(xiàn)對(duì)有載分接開(kāi)關(guān)的過(guò)渡時(shí)間、過(guò)渡
2023-07-12 10:46:08
基于Nios-II設(shè)計(jì)和實(shí)現(xiàn)了支持PSTN網(wǎng)絡(luò)、Internet網(wǎng)絡(luò)的雙網(wǎng)傳真機(jī)系統(tǒng),利用FPGA實(shí)現(xiàn)了傳真機(jī)系統(tǒng)的多個(gè)電路模塊,包括A/D采樣控制邏輯、二值化圖像處理模塊、MH編碼模塊、MH譯碼模
2010-09-30 16:33:21
31
針對(duì)傳統(tǒng)模擬電路閾值檢測(cè)方法存在的缺點(diǎn),設(shè)計(jì)出采用高速A/D轉(zhuǎn)換器和高性能Virtex5 FPGA實(shí)現(xiàn)激光測(cè)距系統(tǒng)。該系統(tǒng)可以大大降低系統(tǒng)誤差,提高測(cè)距精度。
2010-12-17 16:29:11
47 基于Nios-II設(shè)計(jì)和實(shí)現(xiàn)了支持PSTN網(wǎng)絡(luò)、Internet網(wǎng)絡(luò)的雙網(wǎng)傳真機(jī)系統(tǒng),利用FPGA實(shí)現(xiàn)了傳真機(jī)系統(tǒng)的多個(gè)電路模塊,包括A/D采樣控制邏輯、二值化圖像處理模塊、MH編碼模塊、MH譯碼模
2010-06-23 11:13:10
1795 ![](https://file1.elecfans.com//web2/M00/A5/A0/wKgZomUMOUuAPq6DAAA0x_pKevI894.gif)
文章介紹了一種基于DSP爭(zhēng)FPGA結(jié)構(gòu)的高精度測(cè)井?dāng)?shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,包括信號(hào)調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)處理等。整個(gè)系統(tǒng)使用16位高精度A/D轉(zhuǎn)換芯片AD974。數(shù)字電路部分采用Xilinx公司
2011-09-08 17:46:55
70 本文介紹了一種應(yīng)用于數(shù)字通信領(lǐng)域的語(yǔ)音基帶處理系統(tǒng)。設(shè)計(jì)的目的是把待傳輸?shù)哪M語(yǔ)音信號(hào)轉(zhuǎn)換為數(shù)字基帶信號(hào),使用固定的頻率在信道上傳輸。根據(jù)系統(tǒng)的功能,設(shè)計(jì)中主要采
2011-10-14 17:37:04
35 電子發(fā)燒友網(wǎng)核心提示:本設(shè)計(jì)采用DE2、THDB-ADA平臺(tái)進(jìn)行開(kāi)發(fā)。DE2平臺(tái)選用FPGA EP2C35F672。THDB-ADA是針對(duì)DE2開(kāi)發(fā)板設(shè)計(jì)的一款子開(kāi)發(fā)板,由FPGA實(shí)現(xiàn)對(duì)A/D的控制。在系統(tǒng)中只用到了模塊的
2012-11-27 10:36:19
3674 隨著航空系統(tǒng)綜合化復(fù)雜度的增加,如何高效監(jiān)控總線數(shù)據(jù)行為、實(shí)時(shí)對(duì)數(shù)據(jù)分析、進(jìn)行故障診斷及定位是航空電子系統(tǒng)面臨的重要問(wèn)題。提出一種基于FPGA開(kāi)發(fā)的ARINC659總線分析儀設(shè)計(jì)方案,主要實(shí)現(xiàn)
2017-11-16 12:49:04
3198 ![](https://file1.elecfans.com//web2/M00/A6/E7/wKgZomUMQSiABHZgAABLqlgWNsg411.png)
本文是在AIS提供信息的基礎(chǔ)上,采用DSP和FPGA設(shè)計(jì)船舶避碰系統(tǒng)。其中高速浮點(diǎn)DSP作為AIS數(shù)據(jù)接收、船舶避碰算法和系統(tǒng)控制的微處理器。一塊容量合適的FPGA集成船舶避碰系統(tǒng)所需其他
2020-05-13 07:57:00
1705 ![](https://file.elecfans.com/web1/M00/BC/8A/pIYBAF67Q7qAWo2eAACWEL_sBSw807.png)
刀片服務(wù)器是一種HAHD(High Availability High Density,高可用高密度)的低成本服務(wù)器平臺(tái),是專(zhuān)門(mén)為特殊應(yīng)用行業(yè)和高密度計(jì)算機(jī)環(huán)境設(shè)計(jì)的。每一塊刀片均由"系統(tǒng)服務(wù)器主板+控制板"組成,可以遠(yuǎn)程啟動(dòng)Windows NT/2000、Linux、Solaris等操作系統(tǒng)。
2018-12-05 08:59:00
2189 ![](https://file.elecfans.com/web1/M00/61/DE/pIYBAFuGYHWAUOHnAAATXgvdojY360.jpg)
,其中USB2.0標(biāo)準(zhǔn)具有480Mbps的最高數(shù)據(jù)傳輸率,這使USB成為本系統(tǒng)所選接口的主要類(lèi)型。控制方面,傳統(tǒng)數(shù)據(jù)采集通常使用單片機(jī)或DSP作CPU來(lái)進(jìn)行控制和數(shù)據(jù)處理。其中單片機(jī)的時(shí)鐘頻率低,無(wú)法適應(yīng)高速數(shù)據(jù)采集;DSP雖能滿足速度要求,但在速度提高的
2018-08-30 09:21:58
5199 ![](https://file.elecfans.com/web1/M00/61/F9/o4YBAFuHRmyAG1F5AAB0sgG5Mcc475.jpg)
可編程邏輯器件的發(fā)展,采用FPGA實(shí)現(xiàn)幀同步等數(shù)字系統(tǒng)具有速度快、使用方便、可編程配置各種參數(shù)等一系列優(yōu)點(diǎn),因而得到了越來(lái)越廣泛的應(yīng)用。
2018-11-20 07:21:00
4607 ![](https://file.elecfans.com/web1/M00/62/7E/pIYBAFuJo0-AIQWzAAAs4akOtUs520.jpg)
設(shè)計(jì),Camera+li<x>nk協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì),CCD圖像的顏色插值算法研究及其FPGA實(shí)現(xiàn),DVI輸出圖像選區(qū)截取的FPGA實(shí)現(xiàn),FPGA控制實(shí)現(xiàn)圖像系統(tǒng)視頻圖像采集,FPGA平臺(tái)實(shí)現(xiàn)基于遺傳算法的圖像識(shí)別的研究,FPGA實(shí)現(xiàn)的視頻圖像縮放顯示,NiosⅡ的紅外圖像實(shí)時(shí)跟蹤系統(tǒng)
2018-12-25 08:00:00
40 本文設(shè)計(jì)的X射線采集傳輸系統(tǒng)的硬件框圖如圖1所示。圖像采集與傳輸系統(tǒng)的硬件包含三個(gè)部分,X射線探測(cè)器模塊、FPGA數(shù)據(jù)采集模塊和千兆以太網(wǎng)RGMII數(shù)據(jù)傳輸模塊。
2020-07-14 17:24:33
1485 ![](https://file.elecfans.com/web1/M00/C0/BD/o4YBAF8NejeADkd7AABBWO4TXY4014.png)
系統(tǒng)的體系結(jié)構(gòu),并基于FPGA實(shí)現(xiàn)了原型系統(tǒng).該體系結(jié)構(gòu)可以自主完成星載SAR實(shí)時(shí)成像,并具有良好的可擴(kuò)展性.利用模擬信號(hào)源和高速數(shù)據(jù)記錄儀對(duì)原型系統(tǒng)驗(yàn)證,1個(gè)信號(hào)處理單元在50MHz工作頻率下,約11s內(nèi)完成16384×16384個(gè)樣本的星載雷達(dá)原始數(shù)據(jù)的成像處理,用4個(gè)信號(hào)處理單元就可達(dá)到為
2021-01-22 14:29:28
23 的設(shè)計(jì)方法。結(jié)合實(shí)際系統(tǒng),設(shè)計(jì)給出了使用FPGA實(shí)現(xiàn) SDRAM控制器的硬件接口,在 Altera公司的主流FPGA芯片EPlC6Q240C8上,通過(guò)增加流水級(jí)數(shù)和將輸出觸發(fā)器布置在IO單元中,該控制器可達(dá)到185MHz的頻率。
2021-01-26 15:30:52
13 介紹一種用于印制電路板孔徑孔數(shù)檢測(cè)機(jī)的新的基于FPGA 的超長(zhǎng)CIS 圖像采集系統(tǒng),該系統(tǒng)由三個(gè)CIS(接觸式圖像傳感),兩個(gè)A/D(數(shù)/模)轉(zhuǎn)換芯片,一片XC866 單片機(jī)以及一片
2021-01-26 15:57:00
10 該文研究了低軌道(LEO)衛(wèi)星CDMA系統(tǒng)發(fā)信機(jī)的數(shù)字部分,介紹了其結(jié)構(gòu)、算法原理及其具體實(shí)現(xiàn)。重點(diǎn)介紹了發(fā)信機(jī)數(shù)字信號(hào)處理部分在FPGA的實(shí)現(xiàn),主要包括信息數(shù)據(jù)流的處理及編碼、交織、成型濾波
2021-01-27 16:38:02
6 圖像信號(hào)的采集和處理在科學(xué)研究、工農(nóng)業(yè)生產(chǎn)、醫(yī)療衛(wèi)生、公共安全等領(lǐng)域得到了越來(lái)越廣泛的應(yīng)用,而這些工作都需要一套高速的圖像系統(tǒng)來(lái)完成。同時(shí)圖像采集也是進(jìn)行圖像處理、圖像壓縮、圖像識(shí)別的基礎(chǔ),所以圖像
2021-01-29 16:00:49
17 提出了一種基于流水線CORDIC的算法實(shí)現(xiàn)QAM調(diào)制,可有效節(jié)省硬件資源,提高運(yùn)算速度。用Verilog HDL對(duì)本設(shè)計(jì)進(jìn)行了編程和功能仿真,仿真結(jié)果表明,本設(shè)計(jì)具有一定的實(shí)用性。
2021-02-01 14:54:02
6 隨著中國(guó)機(jī)器人產(chǎn)業(yè)的迅猛發(fā)展,據(jù)預(yù)測(cè)到2010年,市場(chǎng)容量將超過(guò)93.1億人民幣。智能移動(dòng)機(jī)器人是在室外環(huán)境中,將視頻圖像采集回來(lái)之后,按照預(yù)先給定的目標(biāo)任務(wù),結(jié)合已知的地理信息做出路徑規(guī)劃,在行駛的過(guò)程中能夠不斷感知和判斷周?chē)沫h(huán)境信息,自主地做出各種決策,隨時(shí)調(diào)整自身的行駛狀態(tài)并執(zhí)行相應(yīng)的動(dòng)作和操作。
2021-03-16 16:47:55
1782 ![](https://file.elecfans.com/web1/M00/E5/C0/pIYBAGBQce6AREkCAAD5_DgQA3o425.png)
林火是一種破壞性極強(qiáng)的災(zāi)害,林火探測(cè)已成為林火研究中重要的研究?jī)?nèi)容之一。給出了利用FPGA嵌入式技術(shù)實(shí)現(xiàn)林火圖像信號(hào)的采集、數(shù)據(jù)打包和傳輸?shù)裙δ艿?b class="flag-6" style="color: red">系統(tǒng)。該系統(tǒng)穩(wěn)定可靠,通用性強(qiáng),提高了火災(zāi)探測(cè)的實(shí)時(shí)性、準(zhǔn)確性,并已在林火探測(cè)系統(tǒng)中得到實(shí)際應(yīng)用。
2021-03-18 16:39:44
7 以FPGA為系統(tǒng)核心,為微光視頻圖像的實(shí)時(shí)增強(qiáng)設(shè)計(jì)了一套可應(yīng)用于空間狹小環(huán)境中的小型化處理系統(tǒng)。利用Ahera公司提供的IP Core,通過(guò)12C總線初始化編解碼芯片,簡(jiǎn)化了系統(tǒng)設(shè)計(jì),使系統(tǒng)運(yùn)行更加可靠。應(yīng)用在微光視頻圖像系統(tǒng)中,使圖像增強(qiáng)效果更加明顯。
2021-03-18 16:39:49
11 在機(jī)器人機(jī)電控制系統(tǒng)中,舵機(jī)控制效果是性能的重要影響因素。舵機(jī)可以在微機(jī)電系統(tǒng)和航模中作為基本的輸出執(zhí)行機(jī)構(gòu),其簡(jiǎn)單的控制和輸出使得單片機(jī)系統(tǒng)非常容易與之接口。
2021-03-20 10:54:34
2211 ![](https://file.elecfans.com/web1/M00/E5/F1/o4YBAGBVZHKAF8n7AABFV2q7V2Q691.png)
基于電源模塊、外部存儲(chǔ)器和FPGA器件等具體分析了融合系統(tǒng)的低功耗設(shè)計(jì)。FPGA器件選擇了Ⅻ Xilinx公司針對(duì)高性能信號(hào)處理的Ⅴitex-4SX35三百萬(wàn)門(mén)級(jí)芯片,電源模塊采用∏公司的兩片
2021-03-23 15:44:00
121 用于晶體生長(zhǎng)的空間電磁懸淳系統(tǒng)研究中,本文研究了如何實(shí)時(shí)監(jiān)洲懸浮樣品的拉置。一種簡(jiǎn)單易行的方隸是通過(guò)平行光把樣品投影到攝像機(jī)上,用軟件時(shí)采集到的圖像數(shù)據(jù)進(jìn)行處理.得到樣品的質(zhì)心的位置。但是其速度
2021-03-31 09:24:14
6 正弦信號(hào)產(chǎn)生采用DDS技術(shù),以FGPA方式實(shí)現(xiàn),DDS的基本結(jié)構(gòu)由參考時(shí)鐘、相位累加器、存儲(chǔ)器(ROM)、DAC和濾波器(LPF)組成,其組成如圖2所示。
2021-05-20 10:20:40
1792 ![](https://file.elecfans.com/web1/M00/F0/58/pIYBAGClyR2AUFiEAAB-2GZJn-k753.png)
本次的設(shè)計(jì)為多路UART/SPI通信系統(tǒng),可以實(shí)現(xiàn)一對(duì)多的通信。系統(tǒng)可以運(yùn)行在UART模式,也可以運(yùn)行在SPI模式。我選擇這一課題的原因主要是目前我所在的實(shí)驗(yàn)室需要寫(xiě)基于UART的快速通信。這一
2023-02-20 11:10:31
1160
評(píng)論