工作起來,實現(xiàn)高覆蓋率的邏輯節(jié)點的翻轉(zhuǎn),讓其按照規(guī)定的功能工作。因此本研究工作的關(guān)鍵在如何進行FPGA電路的程序配置?! ? FPGA設(shè)計流程 完整的FPGA 設(shè)計流程包括邏輯電路設(shè)計輸入、功能仿真
2011-09-13 09:22:08
各位大神,小弟這邊先謝過了,真的很急!目前我需要使用FPGA技術(shù)來處理一款1對時鐘LVDS信號和8對數(shù)據(jù)LVDS信號攝像頭模組,我這邊只能對并口信號和MIPI信號輸出的攝像頭模組進行測試調(diào)焦,對于LVDS信號的模組沒有相關(guān)技術(shù),請大神幫忙?。。?!非常感謝?。?!可付報酬?。?!
2014-07-17 16:40:58
時序仿真的重要性是什么傳統(tǒng)的FPGA驗證方法是什么FPGA設(shè)計的驗證技術(shù)及應(yīng)用原則是什么
2021-05-08 09:05:32
XAPP523 LVDS 4x異步過采樣文檔在參考設(shè)計部分列出了Kintex和Virtex-7作為目標器件。我想在Artix-7上使用這個設(shè)計。 Artix-7沒有列出的原因嗎?謝謝。
2020-07-21 08:17:18
有沒有搞過Xilinx FPGA回讀驗證的,尋人共同討論
2014-09-20 09:15:09
Xilinx SRAM型FPGA抗輻射設(shè)計技術(shù)研究 (1)
2012-08-17 08:57:49
你好我買了一塊AD5546的評估板,需要與FPGA連用,進行模數(shù)轉(zhuǎn)換,有沒有verilog程序可以借鑒一下????謝謝
2018-08-31 10:41:38
...............................................11.2 FPGA 驗證技術(shù)...............................................31.3 Altera
2015-09-18 15:26:25
`GPS抗干擾接收技術(shù)研究_狄旻國防科技大學研究生論文`
2015-08-26 12:54:59
根據(jù)移動通信技術(shù)和市場的發(fā)展趨勢,為提升公司在LTE 技術(shù)、產(chǎn)品、人才等方面的積累,保持公司在技術(shù)、產(chǎn)品和市場方面的競爭優(yōu)勢,進一步夯實公司未來發(fā)展的基礎(chǔ),公司擬使用超募資金1043.1萬元投資實施《LTE 網(wǎng)絡(luò)測試系統(tǒng)的基礎(chǔ)技術(shù)研究》項目。那LTE網(wǎng)絡(luò)測試系統(tǒng)的基礎(chǔ)技術(shù)研究究竟有哪些可行性呢?
2019-08-07 08:09:38
速率)。MIMO技術(shù)對于傳統(tǒng)的單天線系統(tǒng)來說,能夠大大提高頻譜利用率,使得系統(tǒng)能在有限的無線頻帶下傳輸更高速率的數(shù)據(jù)業(yè)務(wù)。目前,各國已開始或者計劃進行新一代移動通信技術(shù)(后3G或者4G)的研究,爭取在
2019-07-11 07:39:51
)處理技術(shù)?! ♂槍Υ舜位旌辖橘|(zhì)多層印制電路板抄板制造技術(shù)研究,由于有聚四氟乙烯介質(zhì)和環(huán)氧樹脂介質(zhì)貫穿于整個金屬化孔,所以,必須采用上述應(yīng)對兩種不同介質(zhì)的處理技術(shù),并加以結(jié)合,方可成功實現(xiàn)孔金屬化制造
2018-09-10 15:56:55
什么是過采樣技術(shù)?STM32 ADC過采樣技術(shù)有何作用?
2021-10-21 06:36:13
Sic mesfet工藝技術(shù)研究與器件研究針對SiC 襯底缺陷密度相對較高的問題,研究了消除或減弱其影響的工藝技術(shù)并進行了器件研制。通過優(yōu)化刻蝕條件獲得了粗糙度為2?07 nm的刻蝕表面;犧牲氧化
2009-10-06 09:48:48
Kintex-7 FPGA處理器設(shè)計的高端異構(gòu)多核評估板,如何進行DSP(數(shù)字信號處理) RTOS(實時操作系統(tǒng))案例開發(fā),為了方便大家學習與查閱。由于篇幅過長,將分為幾個章節(jié)為大家講解。請留意后續(xù)發(fā)文!感謝
2021-02-25 19:26:38
求各位大神給一些有關(guān)隱寫盲檢測技術(shù)研究的語言相關(guān)性的指導(dǎo)和matlab的程序跪求感激不盡
2012-11-24 13:24:37
能夠符合Xilinx最新的工具軟件和器件系列,因此選擇7系列FPGA作為原型平臺。經(jīng)朋友推薦,本開發(fā)板復(fù)雜度適中,學習開發(fā),因此特申請使用該開發(fā)板進行學習開發(fā)相應(yīng)的資料教程。本人擬從以下幾個方面展開試用
2016-10-11 18:15:20
項目名稱:產(chǎn)品切換鴻蒙技術(shù)研究項目試用計劃:申請理由本人在OS領(lǐng)域有多年的學習和開發(fā)經(jīng)驗,曾設(shè)計和開發(fā)過多款嵌入式OS的系統(tǒng)軟件。對鴻蒙OS有較深入的了解。對鴻蒙的分布式調(diào)度、一處開發(fā)多端使用等理念
2020-10-29 15:16:59
項目名稱:下一代接入網(wǎng)的芯片研究試用計劃:下一代接入網(wǎng)的芯片研究:主要針對于高端FPGA的電路設(shè)計,其中重要的包括芯片設(shè)計,重要的是芯片外部電源設(shè)計,1.需要評估芯片各個模式下的功耗功耗,2.需要
2020-06-18 13:41:35
?!痘?b class="flag-6" style="color: red">XILINX FPGA的OFDM通信系統(tǒng)基帶設(shè)計》所有模塊均在Xilinx公司大學計劃Spartan一3E Starter Kit開發(fā)板上驗證通過,隨書光盤附所有ISE工程文件和Verilog源碼
2012-11-02 11:09:37
和學習,現(xiàn)申請此開發(fā)板。項目名稱:基于碳化硅功率器件的永磁同步電機先進驅(qū)動技術(shù)研究計劃:研究碳化硅功率器件的開關(guān)行為;研究碳化硅功率器件熱阻抗特性;研究碳化硅功率器件在永磁同步電機伺服控制系統(tǒng)中的驅(qū)動技術(shù)。預(yù)計成果:以上研究及測試總結(jié)報告
2020-04-21 16:04:04
FPGA設(shè)計的高端工業(yè)級核心板。FPGA引腳資源通過工業(yè)級高速B2B連接器引出。核心板經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,穩(wěn)定可靠,可滿足各種工業(yè)應(yīng)用環(huán)境。用戶使用核心板進行二次開發(fā)時,僅需專注上層運用,降低了開發(fā)難度和時間成本,可快速進行產(chǎn)品方案評估與技術(shù)預(yù)研。..
2021-12-20 06:47:57
光伏核心技術(shù):太陽能LED照明之高效驅(qū)動技術(shù)研究 [/hide]
2009-10-19 15:21:41
關(guān)于虛擬現(xiàn)實中立體顯示技術(shù)研究知識點看完你就懂了
2021-06-03 06:00:25
Xilinx Virtex-II Pro devices have redefined FPGAs.
2019-07-31 09:43:56
利用原子力顯微鏡中的快速掃描技術(shù)研究材料的熱轉(zhuǎn)變
2018-10-11 11:31:31
單片機串行接口技術(shù)研究
2012-08-17 23:03:31
單片機系統(tǒng)多串行口設(shè)計技術(shù)研究
2012-08-07 00:10:30
TLK7-EVM評估板進行演示。TLK7-EVM是一款基于Xilinx Kintex-7系列FPGA設(shè)計的高端評估板,由核心板和評估底板組成。核心板經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,穩(wěn)定可靠,可
2021-02-01 11:09:16
噪聲環(huán)境下的語音識別技術(shù)研究
2012-08-20 12:57:55
圖像中的文本定位技術(shù)研究綜述_晉瑾
2016-06-29 12:24:32
基于FPGA的交織編碼技術(shù)研究及實現(xiàn)中文期刊文章作 者:楊鴻勛 張林作者機構(gòu):[1]貴州航天電子科技有限公司,貴州貴陽550009出 版 物:《科技資訊》 (科技資訊)年 卷 期:2017年 第
2018-05-11 14:09:54
22.4Gbps(Kintex-7).2. 1對
LVDS接收時鐘+16對
LVDS接收數(shù)據(jù).本人可以提供
FPGA源代碼.同時還可以在
Xilinx評估板ML555/ML605/KC705上演示
驗證.如有高速
LVDS數(shù)據(jù)傳輸相關(guān)方面的
技術(shù)合作,可聯(lián)系我。聯(lián)系方式:
[email protected]2014-03-01 18:47:47
本文基于創(chuàng)龍科技TLK7-EVM評估板進行SDI視頻輸入/輸出案例演示。TLK7-EVM是一款基于Xilinx Kintex-7系列FPGA設(shè)計的高端評估板,由核心板和評估底板組成。核心板經(jīng)過專業(yè)
2021-02-01 16:08:30
前言TLA7-EVM開發(fā)板是一款由廣州創(chuàng)龍基于Xilinx Artix-7系列FPGA自主研發(fā)的核心板+底板方式的開發(fā)板,可快速評估FPGA性能。核心板尺寸僅70mm*50mm,底板采用沉金無鉛工藝
2020-09-23 16:27:12
本文基于創(chuàng)龍科技TLK7-EVM評估板進行SDI視頻輸入/輸出案例演示。TLK7-EVM是一款基于Xilinx Kintex-7系列FPGA設(shè)計的高端評估板,由核心板和評估底板組成。核心板經(jīng)過專業(yè)
2021-02-01 15:46:05
`基于Xilinx Kintex-7系列FPGA高端設(shè)計的TLK7-EVM評估板簡介 TLK7-EVM評估板簡介創(chuàng)龍科技TLK7-EVM是一款基于XilinxKintex-7系列FPGA設(shè)計的高端
2020-11-24 11:31:51
基于CAN總線的網(wǎng)絡(luò)化PLC技術(shù)研究與實現(xiàn)-南京航空航天大學 可編程控制器是高可靠性,使用靈活,功能豐富的工業(yè)自動化控制裝置,在工業(yè)中有著廣泛的應(yīng)用和發(fā)展前景,頁網(wǎng)絡(luò)化的可編程
2009-10-31 10:02:11
基于Matlab智能天線仿真技術(shù)研究
2018-05-11 14:55:54
基于ZigBee的短距離通信技術(shù)研究歡迎研究ZigBee的朋友和我交流。。。
2012-08-11 18:55:45
基于單片機的步進電動機技術(shù)研究
2012-06-20 14:37:19
畢設(shè)題目: 基于物聯(lián)網(wǎng)技術(shù)的室內(nèi)無線定位技術(shù)研究 ,可以用無線傳感器網(wǎng)絡(luò)定位來做么?
2016-05-18 22:35:13
適用,因為錯誤密鑰解密得到的比特流可能導(dǎo)致FPGA功能失常,甚至毀壞[8]。為克服這一問題,本文設(shè)計了一種基于DPA攻擊相關(guān)系數(shù)極性的檢驗方法。4 結(jié)論本文針對加密配置的FPGA克隆技術(shù)進行了研究,引入
2017-05-15 14:42:20
我是7系列FPGA的新手。最近開始使用Xilinx VC707板。在此之前,我曾經(jīng)在Virtex 5上工作。我有一個ISE項目,使用Xilinx ISE和Chipscope使用Vitex 5板進行
2020-07-28 10:18:04
嗨,我正在使用Xilinx Spartan 6 FPGA進行原理圖設(shè)計。我從USB和連接器上接到5V電路板。我想用它作為我的FPGA的輸入,表明USB連接器已連接。我計劃使用分壓器從這個5V獲得
2019-07-19 11:02:31
ASIC驗證能夠采用的主要技術(shù)是什么?如何利用現(xiàn)成FPGA開發(fā)板進行ASIC原型開發(fā)?
2021-05-08 07:51:04
嗨,我正在尋找使用XILINX FPGA的高速ADC(分辨率8到14位,速度從50MSPS到200MSPS)評估套件。這將是偉大的如果我可以使用ISE webpack軟件運行板。如果有人知道請發(fā)給我詳細信息。謝謝,濕婆
2019-08-30 09:10:26
過采樣技術(shù)的原理是什么?有大神遇到過這個問題嗎
2021-06-22 07:48:34
怎么實現(xiàn)嵌入式WiFi技術(shù)研究與通信設(shè)計?
2021-05-28 07:01:59
好失望啊,沒人回應(yīng)。再放個崗位吧,要有遙感技術(shù)的博士都可找我崗位:衛(wèi)星數(shù)據(jù)預(yù)處理研究工程師崗位介紹:1、負責衛(wèi)星地面預(yù)處理關(guān)鍵技術(shù)研究;2、負責衛(wèi)星地面預(yù)處理系統(tǒng)設(shè)計;3、負責預(yù)處理系統(tǒng)的持續(xù)優(yōu)化
2014-03-18 16:03:22
前些天在網(wǎng)上看到一個提高AD轉(zhuǎn)換的資料。希望對大家有幫助基于STM32微控制器的過采樣技術(shù)研究與實現(xiàn).pdf (298.33 KB )
2020-05-24 21:03:34
求一個基于labview的高精度DAC測試技術(shù)研究的研究,及如何在labview中模擬DAC8580,謝謝
2013-05-11 09:17:59
激光偏角測量技術(shù)研究.pdf
2012-07-20 23:14:23
物聯(lián)網(wǎng)環(huán)境下的云存儲安全技術(shù)研究,不看肯定后悔
2021-05-19 06:15:56
你好,我目前正在設(shè)計一個LVDS接收器和DAC ASIC。DAC是12位。我需要使用來自FPGA / Eval板的LVDS信號進行測試。任何人都可以推薦我可以用來測試我的ASIC的評估板或FPGA嗎?謝謝。問候,尼基爾
2019-09-19 12:27:09
AD9444-LVDS / PCBZ,用于AD9444的LVDS評估板是一款14位單芯片采樣模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置片內(nèi)采樣保持電路,針對功耗,小尺寸和便于使用。該產(chǎn)品的轉(zhuǎn)換速率高達80 MSPS
2019-05-14 09:17:32
電壓型逆變器高壓串聯(lián)諧振技術(shù)研究
2012-08-20 16:18:34
計算機USB 接口技術(shù)研究
2012-08-16 19:50:23
本帖最后由 一只耳朵怪 于 2018-6-25 11:01 編輯
你好!我目前正在實現(xiàn)6657DSP 評估板與xilinx kintex7 FPGA之間的PCIE連接,其中DSP作為Root
2018-06-25 05:14:40
你好,我目前正在設(shè)計一個LVDS接收器和DAC ASIC。DAC是12位。我需要使用來自FPGA / Eval板的LVDS信號進行測試。任何人都可以推薦Xilinx的評估板或FPGA,我可以使用它來測試我的ASIC嗎?謝謝。問候,尼基爾
2019-08-28 07:03:41
錳鋅鐵氧體損耗、磁導(dǎo)率和阻抗特性及制備技術(shù)研究
2018-07-10 09:54:26
此資料是:面向新興三維視頻應(yīng)用的技術(shù)研究與開發(fā),希望對大家有所幫助
2012-07-31 21:19:38
了具體的匹配準則和算法流程;對車載終端與監(jiān)控中心交互數(shù)據(jù)的傳輸流程進行了詳細分析,設(shè)計了監(jiān)控中心數(shù)據(jù)庫,并根據(jù)通信協(xié)議,解析了具體的數(shù)據(jù)包實例;最后,在對高速公路GPS 車輛動態(tài)監(jiān)控技術(shù)研究的基礎(chǔ)上
2009-04-16 13:47:49
S2C日前宣布其Verification Module技術(shù)(專利申請中)已可用于其基于 Xilinx 的FPGA原型驗證系統(tǒng)中。V6 TAI Verification Module可以實現(xiàn)在FPGA原型驗證環(huán)境和用戶驗證環(huán)境之間高速海量數(shù)據(jù)傳輸。用戶
2011-09-20 09:07:58
1231 反熔絲型FPGA單粒子效應(yīng)及加固技術(shù)研究.
2016-01-04 17:03:55
11 發(fā)電機局部放電信號處理與評估技術(shù)研究,有興趣的同學可以下載學習
2016-04-26 17:53:46
11 抄板軟件抄板也叫克隆或仿制,是對設(shè)計出來的PCB板進行反向技術(shù)研究
2016-06-21 17:26:02
0 神經(jīng)網(wǎng)絡(luò)圖像壓縮算法的FPGA實現(xiàn)技術(shù)研究,下來看看
2016-09-17 07:29:23
19 基于時序路徑的FPGA時序分析技術(shù)研究_周珊
2017-01-03 17:41:58
2 基于軟件和邏輯聯(lián)合仿真的SOPC驗證技術(shù)研究_周珊
2017-01-07 19:00:39
9 (Xilinx)FPGA中LVDS差分高速傳輸?shù)膶崿F(xiàn)
2017-03-01 13:12:04
64 Xilinx TI LVDS 參考設(shè)計
2017-03-01 13:13:09
16 FPGA本身是有專門的時鐘cell的,以xilinx FPGA為例,就是primitive庫中的BUFG。
2018-12-22 15:33:59
1588 了解如何使用Xilinx AXI驗證IP有效驗證和調(diào)試AXI接口。
該視頻回顧了使用的好處,以及如何使用示例設(shè)計進行模擬。
2018-11-20 06:38:00
3561 本文是本人對xilinx XC7V系列FPGA用于ASIC前端驗證遇到問題的總結(jié),為自己記錄并分享給大家,如果有歧義或錯誤請大家在評論里指出。
2021-01-12 17:31:44
9 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(1)
2021-11-18 15:47:48
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(2)
2021-11-18 15:49:35
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(3)
2021-11-18 15:51:18
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(4)
2021-11-18 15:53:20
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(5)
2021-11-18 15:55:15
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(6)
2021-11-18 15:58:52
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(7)
2021-11-18 16:02:10
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(8)
2021-11-18 16:07:04
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(9)
2021-11-18 16:18:06
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(10)
2021-11-18 16:21:03
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(11)
2021-11-18 16:24:51
0 很多工程師在使用Xilinx開發(fā)板時都注意到了一個問題,就是開發(fā)板中將LVDS的時鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank上,于是產(chǎn)生了關(guān)于FPGA引腳與LVDS(以及
2023-02-09 09:48:03
2068
評論