`1602LCD在仿真時(shí)數(shù)據(jù)線盡量要接上拉電阻,否則可能不能顯示`
2013-08-12 23:53:25
在看數(shù)據(jù)手冊的時(shí)候看到I2C Boot Device Configuration中有這么一個(gè)選項(xiàng)
?10?????? address?????????????????????????????? 0
2018-06-24 01:28:22
器件都有一個(gè)唯一的識別地址,而且都可以作為一個(gè)發(fā)送器或接收器。當(dāng)連接在I2C總線上的多個(gè)主機(jī)器件同時(shí)傳輸數(shù)據(jù)時(shí),通過仲裁來避免沖突。SDA和SCL都是雙向線路,通過一個(gè)電流源或上拉電阻連接到電源。器件輸出級必須是漏極開路或集電極開路,當(dāng)總線空閑時(shí),兩條線路處于高電平,執(zhí)行線與的功能。
2019-08-05 06:33:00
I2C總線協(xié)議圖解1I2C總線物理拓?fù)浣Y(jié)構(gòu) I2C 總線在物理連接上非常簡單,分別由SDA(串行數(shù)據(jù)線)和SCL(串行時(shí)鐘線)及上拉電阻組成。通信原理是通過對SCL和SDA線高低電平時(shí)序的控制,來
2019-08-01 16:12:45
我發(fā)誓我再也不能忍受了。我就是不能讓I2C工作!真是幾個(gè)月了我不是故意說PIC的壞話,因?yàn)槲蚁矚g他們,但AVR和PSOC只是工作。我試過代碼配置器,我嘗試過互聯(lián)網(wǎng)上可以嘗試的每一段代碼。我試著編寫我
2019-09-29 07:34:13
、I2C設(shè)計(jì)數(shù)學(xué):電容和電阻了解I 2 C及其隨之而來的一些設(shè)計(jì)挑戰(zhàn),包括邏輯閾值,影響電容的因素以及最小和最大上拉電阻。本文介紹了哪些變量會(huì)影響總線的電容。它還考察了用于確定上拉電阻器尺寸并確定電路
2020-09-22 09:31:41
如圖,像這種IIC的電路為什么要加這些4.7kΩ、100Ω的上拉電阻?
2019-02-15 09:58:53
文章目錄一、I2C簡介軟件I2C硬件I2C軟件I2C和硬件I2C的區(qū)別二、使用步驟1.引入庫2.讀入數(shù)據(jù)總結(jié)一、I2C簡介I2C 通訊協(xié)議(Inter-Integrated Circuit)是由
2021-08-23 06:22:51
I2C信號一般需要外接上拉電阻,如果主控內(nèi)部有上拉電阻,是否可以省略外部上拉?這個(gè)是否需要上拉根據(jù)什么來決定?是根據(jù)從器件的輸入電流來決定的嗎?芯片的輸入電流參數(shù)(Ii 即input current)怎么理解,設(shè)計(jì)電路時(shí)針對這個(gè)參數(shù)需要注意什么?
2018-06-07 10:01:00
。I2C的兩根線SDA(串行數(shù)據(jù)線)和SCL(串行時(shí)鐘線)都是雙向I/O線,接口電路為開漏輸出,需通過上拉電阻
2022-01-20 08:04:17
在設(shè)計(jì)時(shí)對產(chǎn)品進(jìn)行靜電干擾測試時(shí),出現(xiàn)I2C的CLK被異常拉低,接上位機(jī)讀取I2C狀態(tài)寄存器,發(fā)現(xiàn)寄存器值有變化,這種問題如何解?
2020-02-07 15:23:49
的情況下工作在I2C鏈接上,但是當(dāng)我使用STM8作為從屬時(shí)它失敗了。時(shí)鐘和數(shù)據(jù)線在示波器上看起來不錯(cuò),漂亮和正方形。我比較了32-32和32-8的信號,在32-8中'ACK'脈沖保持高電平而不是拉低
2018-12-18 16:29:08
硬件I2C(中斷方式)以STC8F2K08S2單片機(jī)為例一、I2C相關(guān)的寄存器STC8系列單片機(jī)硬件I2C使用教程(一)二、I2C中斷相關(guān)的寄存器① I2C中斷源② I2C中斷允許位③ I2C中斷
2021-12-02 08:16:27
,I2C上拉電阻最小值確定為什么I2C需要上拉電阻才能通訊呢?因?yàn)镾DA和SCL是開路漏極或者開路集電極輸出,所以如果沒有上拉電阻,芯片是無法輸出高電平的,可參見圖2。圖2 I2C硬件框圖要理解I2C上拉
2022-11-29 08:00:00
NXP的母公司)在80年代開發(fā),用于主板、嵌入式系統(tǒng)連接周邊低速設(shè)備。I2C由兩條雙向開漏線組成,這是一個(gè)很大的優(yōu)勢,接線簡單。兩條線利用上拉電阻將電位上拉。典型電位為+3.3V或+5V。標(biāo)準(zhǔn)傳輸速率為
2020-08-25 11:16:05
SDA,另外一根時(shí)鐘線SCL,接上拉電阻,總線空閑為高電平。只要有低電平,總線就會(huì)被拉低電平。主機(jī)通過I2C總線來傳輸數(shù)據(jù)給掛載的器件。通過總線仲裁,來判斷哪一臺主機(jī)來控制。SCL...
2022-01-18 07:36:05
數(shù)據(jù)線,為OD門,與其它任意數(shù)量的OD與OC門成\線與\關(guān)系。I2C總線通過上拉電阻接正電源。當(dāng)總線空閑時(shí),兩根線均為高電平(SDL=1;SCL=1)。連到總線上的任一器件輸出的低電平,都將使總線的信號變低,即各器件的SDA及SCL都是線“與”關(guān)系。二、協(xié)議1.空閑狀態(tài) I2C總線總線的SDA和SCL
2022-01-19 08:05:15
避免I2C, 如果吞吐量是一個(gè)主要關(guān)心的問題; SPI支持更高的時(shí)鐘頻率,并使開銷最小化。而且,SPI(或UART)的底層硬件設(shè)計(jì)要簡單得多,因此,如果您使用FPGA并從頭開始開發(fā)串行接口,則應(yīng)該將I
2020-09-06 10:16:10
在硬件上,I2C 總線是由時(shí)鐘總線 SCL 和數(shù)據(jù)總線 SDA 兩條線構(gòu)成,連接到總線上的所有器件的 SCL 都連到一起,所有 SDA 都連到一起。I2C 總線是開漏引腳并聯(lián)的結(jié)構(gòu),因此我們外部要
2022-01-07 06:03:45
慢于從高到低的過渡,從而產(chǎn)生經(jīng)典的I2C“鋸齒”波形:這兩個(gè)示波器捕獲顯示了具有1kΩ上拉電阻和最小電容(總線上只有兩個(gè)器件,且PCB走線短)的I2C時(shí)鐘信號的從低到高和從高到低的跳變。上拉電阻的尺寸
2020-09-20 08:37:42
請教下I2C 的Clock stretching功能嗎,比如新唐MCU硬件I2C做主機(jī),外部從機(jī)帶clock streching功能,如果從機(jī)將SCL拉低,主機(jī)這時(shí)候需要怎么配置。
2023-06-26 08:47:45
的外部收發(fā)設(shè)備,現(xiàn)在被廣泛地使用在系統(tǒng)內(nèi)多個(gè)集成電路(IC)間的通訊。I2C是半雙工通信I2C只有兩根雙向通信線: 一根是時(shí)鐘線SCL, 一根是數(shù)據(jù)線SDAI2C總線通過上拉電阻接電源,當(dāng)總線空閑的時(shí)候,兩根線均為高電平。各器件之間的SCL與SDA 都是 “線與” 關(guān)系二、I2C的時(shí)序1、數(shù)
2021-08-20 06:58:20
................................................................... 3016.1 標(biāo)準(zhǔn)模式I2C 總線器件電阻Rp 和RS 的最大和最小值
2009-04-09 18:34:35
可以幫助你找到合適的值,但是,如果你確實(shí)要優(yōu)化I2C總線,則可能需要使用示波器測量信號(如果可能,請使用低電容探頭)并調(diào)整上拉電阻,直到獲得所需的時(shí)序特性為止。
2020-09-21 09:00:00
這一屆爽是真的爽,hal庫和cubemx節(jié)省一半時(shí)間工作量23333終于學(xué)到I2C了,單片機(jī)的時(shí)候就沒把I2C學(xué)好,現(xiàn)在來惡補(bǔ),,,這個(gè)博主把為什么I2C讀、寫要先設(shè)置0xA1、0xA0講得很到位
2022-01-11 07:12:02
I2C通信協(xié)議I2C通信原理I2C通信原理:I2C是一種半雙工通信方式,主要時(shí)鐘線SCL和數(shù)據(jù)線SDA構(gòu)成,速率一般為400Mbps總線信號有三種:開始信號;結(jié)束信號;應(yīng)答信號當(dāng)時(shí)鐘線SCL和數(shù)
2022-02-17 07:16:28
的設(shè)備都有一個(gè)獨(dú)立的地址,主機(jī)利用地址進(jìn)行不同設(shè)備的訪問多個(gè)主機(jī)同時(shí)使用總線時(shí),為防止數(shù)據(jù)沖突會(huì)通過仲裁的方式?jīng)Q定哪個(gè)設(shè)備占用總線具有三種傳輸模式:標(biāo)準(zhǔn)模式(100k/s)、快速模式(400k/s)、高速模式(3.4M/s)總線通過上拉電阻接到電源,當(dāng)I2C設(shè)備空閑時(shí)輸出高阻態(tài),當(dāng)所有設(shè)備都空閑
2022-01-13 07:20:43
我的I2C通信需要被拉到3.3V,但是我不知道我應(yīng)該使用什么尺寸的上拉電阻。我讀過的其他論壇的帖子,建議2.7k歐姆或4.7K歐姆,但這似乎只是讓高可以在3.3V和是在3.0V低。這是正常的嗎?我用
2019-04-03 15:13:49
一 、I2C物理層I2C 通訊設(shè)備之間的常用連接方式見圖:有以下特點(diǎn):(參考數(shù)據(jù)手冊:上拉電阻一般4.7k~10k ,一般4.7k)(1)由兩條總線控制:一條雙向串行數(shù)據(jù)線(SDA) ,一條串行
2021-08-03 07:43:57
1.STM32單片機(jī),I/O電阻怎么取值?2.手冊上說I/O引腳做為輸出的時(shí),單個(gè)I/O電流在 16mA,總I/O電流在90mA。3.比如,一些I2C,SPI串口,都會(huì)加電阻,100R、1K等。電壓
2018-12-21 13:41:02
是FPGA生成的數(shù)據(jù)信號在約束.ucf文件中,無論我將sda位設(shè)置為i2c還是上拉它,都沒有變化。在硬件設(shè)備中,i2c總線直接連接到FPGA的引腳。根據(jù)傳感器數(shù)據(jù)表,SDATA通過1.5kΩ電阻上拉至VDD
2019-07-01 09:15:23
................................................................... 3016.1 標(biāo)準(zhǔn)模式I2C 總線器件電阻Rp 和RS 的最大和最小值
2008-08-13 17:16:42
個(gè)8位的數(shù)據(jù)。器件地址的組成:4(設(shè)備ID)+3(可編程地址)+1(讀寫控制位)總結(jié):i2c通信協(xié)議是同步通信,MCU通過器件地址查找要通信的i2c從設(shè)備。 i2c通信協(xié)議時(shí)序:空閑信號、 起始信號
2020-03-06 16:15:03
原理圖是這樣的我的想法是把所有的i/0口引出來,同時(shí)用i/o口鏈接tft lcd,看這個(gè)原理圖的話 i/o口引出來,沒有接上拉電阻,下面幾個(gè)i/o口的話接一個(gè)vcc是為了提高i/o口的驅(qū)動(dòng)電流嗎?,吐過似的話,那引出來的引腳應(yīng)該也是接了上拉電阻的,對不對?
2019-03-20 21:49:23
)是一種兩線式串行總線,可用于微控制器及其外圍設(shè)備之間的通信。I2C總線由數(shù)據(jù)線SDA和時(shí)鐘線SCL構(gòu)成,可進(jìn)行數(shù)據(jù)發(fā)送和接收,其通過上拉電阻接電源,當(dāng)I2C總線空閑時(shí),會(huì)輸出高組態(tài),此時(shí)數(shù)據(jù)線SDA和時(shí)鐘線SCL均處于高電平。
2023-04-23 16:04:22
親愛的大家, 我在我的電路板上使用LSM330DLC陀螺儀,我忘記了SPI / I2C選擇引腳上的上拉電阻。但它工作正常。我的問題是我可以在沒有這些上拉電阻的情況下開發(fā)我的項(xiàng)目嗎?在數(shù)據(jù)表中提
2019-05-16 13:50:24
LTC4311 I2C邏輯緩沖器的典型低壓應(yīng)用電路。利用LTC4311低壓I2C / SMBus加速器,利用低功耗總線加速器提高I2C或SMBU數(shù)據(jù)速率并降低功耗,LTC4311的強(qiáng)上拉電流允許用戶選擇更大的總線上拉電阻值以降低VOL
2019-06-05 09:06:39
` 誰來闡述一下Lcd1602必須接上拉電阻嗎?`
2019-09-23 16:46:11
stc89c52哪些接口需要接上拉電阻?新手求教啊
2013-04-06 22:21:58
最近在用stm32f401re做一款熱成像設(shè)備需要用到I2C,這里總結(jié)一下遇到的坑。一開始調(diào)試我用的是開發(fā)板飛線接傳感器,SCL SDA加4.7k上拉電阻。使用硬件I2C時(shí)讀寫大量數(shù)據(jù)時(shí)經(jīng)常會(huì)遇到
2020-03-05 19:02:15
感覺SPI配置起來要比I2C配置起來要簡單多了,I2C還沒搞懂?。。。?!
2013-03-23 16:12:58
本帖最后由 松山歸人 于 2021-6-18 09:29 編輯
作者:黃忠老師(張飛實(shí)戰(zhàn)電子高級工程師)I2C是一種簡單的雙向二線制同步串行總線。它只需要兩根線即可在連接于總線上的器件之間傳送
2021-06-18 09:27:37
查找從機(jī)。因?yàn)?b class="flag-6" style="color: red">I2C 通信IO口輸出結(jié)構(gòu)都是配置為漏極開路或集電極開路輸出。所以時(shí)鐘線和數(shù)據(jù)線必須外部都接上拉電阻,當(dāng)一對多輸出的時(shí)候,很多GPIO口會(huì)連接在同一根線上,可能會(huì)存在某個(gè)GPIO輸出高電平
2021-09-07 14:22:56
一、 I2C總線知識 (1)I2C總線物理拓?fù)浣Y(jié)構(gòu) I2C 總線在物理連接上非常簡單,分別由SDA(串行數(shù)據(jù)線)和SCL(串行時(shí)鐘線)及上拉電阻組成。通信原理是通過對SCL和SDA線高低
2017-07-20 22:29:02
要注意上拉電阻的阻值太大的時(shí)候,容易產(chǎn)生干擾,尤其是線路板的線條很長的時(shí)候,這種干擾更嚴(yán)重,這種情況下上拉電阻不宜過大,一般要小于100K,有時(shí)候甚至小于10K?! ?、關(guān)于I2C的上拉電阻:因?yàn)?b class="flag-6" style="color: red">I2C
2018-10-19 16:30:19
,考慮到這個(gè)項(xiàng)目是帶模擬電視芯片的,以前就出現(xiàn)過模擬電視芯片的I2C地址沒有去配,導(dǎo)致出現(xiàn)漏電情況,遂立馬去看是不是這個(gè)問題,結(jié)果是遺憾的,配了!那再仔細(xì)檢查了基帶的GPIO口和其他的I2C,發(fā)現(xiàn)都配
2011-12-15 18:34:39
接上拉電阻R5是因?yàn)樾酒琁O口開漏輸出要求嗎?還有沒有其他原因?
2016-10-31 21:07:39
隔離可防止系統(tǒng)兩個(gè)部分之間的直流電和異常的交流電,但仍然支持兩個(gè)部分之間的信號和電源傳輸。隔離通常能夠阻止電氣組件或人員遭受危險(xiǎn)電壓和電流浪涌的傷害;用于保護(hù)人員的隔離稱為增強(qiáng)型隔離。I2C已成為許多系統(tǒng)中流行的全球標(biāo)準(zhǔn);因此,隔離I2C已經(jīng)擴(kuò)散到大多數(shù)高壓市場。
2019-08-01 08:45:04
51單片機(jī)中P0口作I/O使用時(shí),為什么要在外部接上拉電阻1、當(dāng)TTL電路驅(qū)動(dòng)CMOS電路時(shí),如果電路輸出的高電平低于CMOS電路的最低高電平(一般為3.5V), 這時(shí)就需要在TTL的輸出端接上拉
2022-01-14 07:43:57
學(xué)習(xí)I2C總線通信協(xié)議,完成基于I2C硬件協(xié)議的AHT20溫濕度傳感器的數(shù)據(jù)采集,并將采集的溫度-濕度值通過串口輸出。具體任務(wù):1)解釋什么是“軟件I2C”和“硬件I2C”? (閱讀野火配套教材的第
2021-08-23 06:19:16
它輸出高電平時(shí),它就斷路,什么也不輸出,由外接電平?jīng)Q定這個(gè)引腳的電平)。如果芯片內(nèi)部帶有上拉電阻(比如BBB的芯片就自帶上拉電阻),那不外接上拉也可以。BBB系統(tǒng)自帶了一個(gè)Linux下的I2C工具
2014-10-22 13:52:44
I2C分為哪幾種模式?I2C的上拉電阻取值是什么?上拉電阻的上限如何確定呢?關(guān)于I2C有什么問題嗎?那么一般如何解決呢?
2021-06-27 06:59:35
各位大俠大姐們,下午好!小弟剛接觸I2C方面的知識,想用LABVIEW 來編寫VI來控制I2C工作,有外圍IC(RELAY CARD 之類的)通信的,如何實(shí)現(xiàn),請大俠大姐幫幫忙,如果現(xiàn)成的VI,可以給我一個(gè)嗎!!!謝謝拉!!!
2012-03-31 13:17:41
89C52的單片機(jī),在實(shí)際使用時(shí)P0需要外接上拉電阻,那么P1、P2、P3還需要接上拉電阻嗎?4組IO口,接不接上拉電阻有什么區(qū)別?
2017-06-05 20:51:07
我在設(shè)計(jì)中使用LSM6DS3組件。我過去曾經(jīng)使用過這個(gè)組件(并且總是喜歡它),但從來沒有使用過這個(gè)組件。我正在使用I2C與10k上拉電阻進(jìn)行通信,并且使用與我的微控制器相比的獨(dú)立電源總線來打開/關(guān)閉
2019-03-07 15:42:24
單片機(jī) I2C 時(shí)序介紹在硬件上,I2C 總線是由時(shí)鐘總線 SCL 和數(shù)據(jù)總線 SDA 兩條線構(gòu)成,連接到總線上的所有器件的 SCL 都連到一起,所有 SDA 都連到一起。I2C 總線是開漏引腳并聯(lián)
2022-01-07 06:19:47
I2C上拉電阻 在一些PCB的layout中,大家往往會(huì)看到在I2C通信的接口處,往往會(huì)接入一個(gè)4.7K的電阻,有的datasheet上面明確有要求,需要接入,有的則沒有要求。 I2C接口 對于
2022-01-14 07:22:21
CYSTART();I2CysCLSSEDRIVEVMODED(I2CYSCLIL DMYRESIUP);/ /使用內(nèi)部上拉I2C電阻器I2CysSDAsStudioDrimeMod(I2CsSdAydMyRESIUP);因此,問題是如何在4100系列中做到
2019-10-08 07:43:07
想這在其他地方都有介紹,但我還沒有找到。
可能最簡單的事情是加載一個(gè) I2C 掃描程序,以查看 ESP8266 看到的 OLED 地址。確保 I2C 引腳上有上拉電阻。還要將引腳更改為您的設(shè)置。在此
2023-04-26 08:12:24
漏應(yīng)用來說,時(shí)序常數(shù)比較大會(huì)對I2C總線產(chǎn)生負(fù)面影響,從而使其串行數(shù)據(jù)線(SDA)和串行時(shí)鐘線(SCL)達(dá)到所需的波特率。從數(shù)學(xué)上講以下是計(jì)算電阻值的方法:Rp(min)為可接受的最小電阻值,由下面
2018-11-30 09:12:02
向來實(shí)現(xiàn)這一點(diǎn):如果我們將管腳配置成輸入,那么實(shí)際上在管腳輸出上會(huì)出現(xiàn)高電平的輸出,因?yàn)槲覀冇卸x為上拉電阻器的上拉電阻。根據(jù)I2c規(guī)范,如果我們想把引腳設(shè)置為低輸出,我們可以把引腳設(shè)置為輸出,寫0,這是
2019-07-26 14:29:14
大家好,我們用i2c來加速這個(gè)配置:*分開VDD和VDDIO(這個(gè)連接到CS)。* SDA和SCL安裝有10K的外部上拉電阻。* SDO / SA0未連接(應(yīng)該有內(nèi)部上拉)。是否有任何上電順序以確保
2019-03-04 11:37:27
開發(fā)板I2C連接到RTC(RX8010)芯片,I2C總線上沒有接上拉電阻,LS1012A手冊上說它的I2C是open drain輸出的,為什么沒有上拉電阻? 哪位能幫助解釋一下,謝謝
2022-01-05 06:28:48
使用STM32的GPIO模擬I2C總線時(shí)序,GPIO設(shè)置為開漏模式,SDA和SCK外部必須使用上拉電阻,一般是4.7K。開漏模式的好處是,可以同時(shí)讀取輸入電平,而無需切換輸入/輸出模式。注意事項(xiàng):在
2022-02-22 06:48:21
一個(gè)上拉電阻接到正電源,因此在不使用的時(shí)候扔保持高電平。使用 I2C 總線進(jìn)行通信的設(shè)備驅(qū)動(dòng)這兩根線變?yōu)榈碗娖?,在不使用的時(shí)候就讓它們保持高電平。每個(gè)連到 I2C 的設(shè)備都有一個(gè)唯一地址,這個(gè)設(shè)備可以
2018-11-30 11:50:53
使用的從器件。要獲得正確的上拉電阻值,請參考器件數(shù)據(jù)表。多個(gè)從器件可以共用一條I2C總線,單個(gè)上拉電阻器 I2C軟件協(xié)議 不論何種應(yīng)用,每個(gè)支持I2C器件都需要遵守針對全部I2C器件所定義的共同
2020-12-14 14:17:25
硬件I2C對應(yīng)芯片上的I2C外設(shè),有相應(yīng)I2C驅(qū)動(dòng)電路,其所使用的I2C管腳也是專用的,因而效率要遠(yuǎn)高于軟件模擬的I2C;一般也較為穩(wěn)定,但是程序較為繁瑣。硬件(固件)I2C是直接調(diào)用內(nèi)部寄存器進(jìn)行
2022-02-22 06:02:46
。但是,I2C總線拓?fù)?b class="flag-6" style="color: red">要依賴于阻值合適的上拉電阻才能實(shí)現(xiàn)穩(wěn)定可靠的通信。電阻值選擇錯(cuò)誤不僅會(huì)造成電能浪費(fèi),還可能導(dǎo)致總線狀態(tài)和傳輸過程由于噪聲、溫度變化、工作電壓變化以及器件間的制造差異而出
2012-12-17 11:52:52
請問用TMS320C5515的GPIO口模擬I2C是否需要加上拉電阻?
2018-07-31 07:48:20
換個(gè)說法,如何將28335的GPIO設(shè)置成開漏輸出呢?之前使用硬件I2C接口,工作正常,但是因?yàn)?b class="flag-6" style="color: red">I2C外設(shè)管腳和另外一個(gè)外設(shè)管腳重復(fù)了,只能將I2C接口轉(zhuǎn)移到其它GPIO上,使用軟件模擬。使用軟件
2018-10-08 17:10:19
stm32f051的i2c需要外接上拉電阻嗎,直接用內(nèi)部上拉行不行,還有庫中的I2C_Init函數(shù)中有這么一句/* Enable I2Cx Peripheral */I2Cx->CR1 |= I2C_CR1_PE;為什么初始化有些i2c寄存器需要使能i2c。最后附上波形,希望哪位大哥幫幫忙,看看是什么問題。
2019-03-12 07:14:31
請問為什么有時(shí)在I2C中將SDA和SCL 上加各加個(gè)上拉電阻呢?
2023-05-08 18:01:37
如圖,請問這個(gè)電路圖的以太網(wǎng)phy的差分線為什么要接上拉電阻?R79~R82。因?yàn)樯?b class="flag-6" style="color: red">拉電阻很小,導(dǎo)致功耗很高。是不是這個(gè)電路圖有問題?
2017-03-10 19:50:21
stm32普通的I/O接口是否需要接上拉或下拉電阻? 接了會(huì)更穩(wěn)定一些嗎?
2019-04-24 01:44:05
請問用TMS320C5515的GPIO口模擬I2C總線需要接外部上拉電阻嗎?需要的話阻值為多少比較合適呢?
2019-10-28 09:37:43
I2C為什么要接上拉電阻?因?yàn)樗情_漏輸出。 1 為什么是開漏輸出? I2C協(xié)議支持多個(gè)主設(shè)備與多個(gè)從設(shè)備在一條總線上,如果不用開漏輸出,而用推挽輸出,會(huì)出現(xiàn)主設(shè)備之間短路的情況。 所以總線一般會(huì)使
2021-06-21 10:30:02
14117 I2C為什么要接上拉電阻?因?yàn)樗情_漏輸出!
2021-06-21 16:34:33
11773 ![](https://file.elecfans.com/web2/M00/02/79/poYBAGDQUIiANXPvAAAPWoT2er0873.jpg)
如果上拉阻值過小,VDD灌入端口的電流將較大,功耗會(huì)很大,導(dǎo)致端口輸出的低電平值增大(I2C協(xié)議規(guī)定,端口輸出低電平的最高允許值為0.4V)。
2023-02-06 10:53:18
769 I2C協(xié)議支持多個(gè)主設(shè)備與多個(gè)從設(shè)備在一條總線上,如果不用開漏輸出,而用推挽輸出,會(huì)出現(xiàn)主設(shè)備之間短路的情況。所以總線一般會(huì)使用開漏輸出。
2023-02-24 09:18:48
1167 相信很多人都清楚,在I2C總線上需要接上拉電阻?但是您針對對I2C上拉電阻足夠了解嗎?本文帶您詳細(xì)掌握一下I2C的上拉電阻。
2023-07-25 10:37:59
945 ![](https://file1.elecfans.com/web2/M00/8D/B4/wKgaomS_NZqAIJ6mAACF8bH9ZTQ655.png)
評論