資料介紹
1 概 述
隨著大規(guī)模集成電路水平的發(fā)展,以數(shù)字信號處理器(Digital Signal Process,DSP)為基礎(chǔ)的實時數(shù)字信號處理技術(shù)正在迅速發(fā)展,現(xiàn)已廣泛應(yīng)用于圖像處理技術(shù)、語聲處理、智能化儀表、生物醫(yī)學(xué)與工程、通信、自動控制等領(lǐng)域。由Analog Device公司生產(chǎn)的ADSP是應(yīng)用非常廣泛的一類DSP,其典型產(chǎn)品有定點的ADSP2181和浮點的ADSP21060。在許多實際系統(tǒng)中,需要采用多片DSP級聯(lián)的方式進行處理。因此,ADSP2181經(jīng)常經(jīng)級聯(lián)后用在實際系統(tǒng)中,我們設(shè)計了基于ISA總線的通用多DSP目標(biāo)系統(tǒng),這種系統(tǒng)可以用于早期研發(fā)及各種算法的硬件平臺,他對縮短實際系統(tǒng)開發(fā)周期、項目預(yù)研等都有重要意義和應(yīng)用價值。
2 通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成
通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成由6片ADSP2181、2片A/D變換器以及實現(xiàn)邏輯功能的FPGA組成,其原理框圖如圖1所示。
![ISA總線的通用多DSP目標(biāo)系統(tǒng)分析](/uploads/allimg/171024/2362486-1G024112210157.png)
?。?)處理系統(tǒng)
整個處理系統(tǒng)由6片DSP構(gòu)成,他完成對2路模擬信號的采集和數(shù)據(jù)處理。本系統(tǒng)采用的是Analog Device公司較為典型的定點DSP系列ADSP2181,相鄰2片DSP之間的串口數(shù)據(jù)的發(fā)送與接收、幀同步信號的發(fā)送與接收分別對應(yīng)相連,數(shù)據(jù)的傳輸采用自動緩沖的方式。
?。?)系統(tǒng)輸入
系統(tǒng)輸入的模擬信號由2路精度為12b的串行A/D變換器完成,采樣率最高達400kS/s,輸入模擬量為單極性(0~2.5V)信號。模擬信號經(jīng)A/D變換器后以串行方式送入第1片DSP。
?。?)時序控制
系統(tǒng)時序控制由FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)實現(xiàn),系統(tǒng)采用Altera公司的FPGA芯片EPFl0K10,其實現(xiàn)的主要功能有:
?、佼a(chǎn)生ISA總線對各片DSP訪問的地址譯碼與控制;
?、诋a(chǎn)生通過IDMA端口訪問DSP所需的控制信號IAL,IWR, IRD和IS;
?、郛a(chǎn)生各個DSP的復(fù)位信號;
④產(chǎn)生滿足A/D轉(zhuǎn)換器時序要求的控制信號CLK(串口時鐘)和CONV(轉(zhuǎn)換控制)。
另外,F(xiàn)PGA還完成了DSP與ISA總線之間數(shù)據(jù)傳輸所需的控制時序,有效地保證了數(shù)據(jù)傳輸?shù)目煽啃浴?br /> 3 通用多DSP目標(biāo)系統(tǒng)的硬件設(shè)計
?。?)目標(biāo)系統(tǒng)的地址分配與實現(xiàn)
每塊DSP目標(biāo)板只占用一組端口地址,每組地址共4個:數(shù)據(jù)端口、地址端口、復(fù)位端口和控制端口。組起始地址通過4b跳線開關(guān)加以選擇,設(shè)開關(guān)值為n,則板卡起始地址為360-4×n(記作port),其他3個端口地址分別為port+2,port+4,port+6。在FPGA中采用如圖2所示的邏輯,實現(xiàn)了目標(biāo)系統(tǒng)板端口地址的動態(tài)分配。
![ISA總線的通用多DSP目標(biāo)系統(tǒng)分析](/uploads/allimg/171024/2362486-1G02411221a17.png)
數(shù)據(jù)端口port 用于實現(xiàn)對DSP內(nèi)部存儲器的讀寫操作,完成DSP與上位機之間的數(shù)據(jù)傳輸。
地址端口port+2 用于提供對DSP進行讀寫操作時DSP內(nèi)部程序存儲區(qū)(PM)或數(shù)據(jù)存儲區(qū)(DM)的起始地址。
復(fù)位端口port+4 用于對DSP進行復(fù)位操作,實現(xiàn)對DSP的軟復(fù)位。
控制端口port+6 用于選擇要操作的DSP。
隨著大規(guī)模集成電路水平的發(fā)展,以數(shù)字信號處理器(Digital Signal Process,DSP)為基礎(chǔ)的實時數(shù)字信號處理技術(shù)正在迅速發(fā)展,現(xiàn)已廣泛應(yīng)用于圖像處理技術(shù)、語聲處理、智能化儀表、生物醫(yī)學(xué)與工程、通信、自動控制等領(lǐng)域。由Analog Device公司生產(chǎn)的ADSP是應(yīng)用非常廣泛的一類DSP,其典型產(chǎn)品有定點的ADSP2181和浮點的ADSP21060。在許多實際系統(tǒng)中,需要采用多片DSP級聯(lián)的方式進行處理。因此,ADSP2181經(jīng)常經(jīng)級聯(lián)后用在實際系統(tǒng)中,我們設(shè)計了基于ISA總線的通用多DSP目標(biāo)系統(tǒng),這種系統(tǒng)可以用于早期研發(fā)及各種算法的硬件平臺,他對縮短實際系統(tǒng)開發(fā)周期、項目預(yù)研等都有重要意義和應(yīng)用價值。
2 通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成
通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成由6片ADSP2181、2片A/D變換器以及實現(xiàn)邏輯功能的FPGA組成,其原理框圖如圖1所示。
![ISA總線的通用多DSP目標(biāo)系統(tǒng)分析](/uploads/allimg/171024/2362486-1G024112210157.png)
?。?)處理系統(tǒng)
整個處理系統(tǒng)由6片DSP構(gòu)成,他完成對2路模擬信號的采集和數(shù)據(jù)處理。本系統(tǒng)采用的是Analog Device公司較為典型的定點DSP系列ADSP2181,相鄰2片DSP之間的串口數(shù)據(jù)的發(fā)送與接收、幀同步信號的發(fā)送與接收分別對應(yīng)相連,數(shù)據(jù)的傳輸采用自動緩沖的方式。
?。?)系統(tǒng)輸入
系統(tǒng)輸入的模擬信號由2路精度為12b的串行A/D變換器完成,采樣率最高達400kS/s,輸入模擬量為單極性(0~2.5V)信號。模擬信號經(jīng)A/D變換器后以串行方式送入第1片DSP。
?。?)時序控制
系統(tǒng)時序控制由FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)實現(xiàn),系統(tǒng)采用Altera公司的FPGA芯片EPFl0K10,其實現(xiàn)的主要功能有:
?、佼a(chǎn)生ISA總線對各片DSP訪問的地址譯碼與控制;
?、诋a(chǎn)生通過IDMA端口訪問DSP所需的控制信號IAL,IWR, IRD和IS;
?、郛a(chǎn)生各個DSP的復(fù)位信號;
④產(chǎn)生滿足A/D轉(zhuǎn)換器時序要求的控制信號CLK(串口時鐘)和CONV(轉(zhuǎn)換控制)。
另外,F(xiàn)PGA還完成了DSP與ISA總線之間數(shù)據(jù)傳輸所需的控制時序,有效地保證了數(shù)據(jù)傳輸?shù)目煽啃浴?br /> 3 通用多DSP目標(biāo)系統(tǒng)的硬件設(shè)計
?。?)目標(biāo)系統(tǒng)的地址分配與實現(xiàn)
每塊DSP目標(biāo)板只占用一組端口地址,每組地址共4個:數(shù)據(jù)端口、地址端口、復(fù)位端口和控制端口。組起始地址通過4b跳線開關(guān)加以選擇,設(shè)開關(guān)值為n,則板卡起始地址為360-4×n(記作port),其他3個端口地址分別為port+2,port+4,port+6。在FPGA中采用如圖2所示的邏輯,實現(xiàn)了目標(biāo)系統(tǒng)板端口地址的動態(tài)分配。
![ISA總線的通用多DSP目標(biāo)系統(tǒng)分析](/uploads/allimg/171024/2362486-1G02411221a17.png)
數(shù)據(jù)端口port 用于實現(xiàn)對DSP內(nèi)部存儲器的讀寫操作,完成DSP與上位機之間的數(shù)據(jù)傳輸。
地址端口port+2 用于提供對DSP進行讀寫操作時DSP內(nèi)部程序存儲區(qū)(PM)或數(shù)據(jù)存儲區(qū)(DM)的起始地址。
復(fù)位端口port+4 用于對DSP進行復(fù)位操作,實現(xiàn)對DSP的軟復(fù)位。
控制端口port+6 用于選擇要操作的DSP。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 測量系統(tǒng)分析 0次下載
- 交流電機系統(tǒng)分析.中英結(jié)合版PDF 0次下載
- 系統(tǒng)分析用戶指南(英文版) 0次下載
- 系統(tǒng)分析方法 0次下載
- §1信號的函數(shù)表示與系統(tǒng)分析方法 0次下載
- 基于SVPWM的變頻系統(tǒng)分析設(shè)計 10次下載
- 電力系統(tǒng)分析_下冊 0次下載
- 基于Pspice的電子系統(tǒng)分析 0次下載
- 基于MATLAB的系統(tǒng)分析與設(shè)計信號處理 31次下載
- 基于MATLAB的系統(tǒng)分析與設(shè)計時頻分析 16次下載
- 自行小車的PLC控制系統(tǒng)分析
- 信號與線性系統(tǒng)分析課件吳大正版 0次下載
- DSP與基于標(biāo)準(zhǔn)總線的DSP系統(tǒng) 42次下載
- 系統(tǒng)分析ppt 0次下載
- 指令系統(tǒng)分析
- 單端口網(wǎng)絡(luò)S參數(shù)測量系統(tǒng)分析 708次閱讀
- 基于多通道目標(biāo)模擬系統(tǒng)構(gòu)建 833次閱讀
- 基于DSP實現(xiàn)多幀數(shù)據(jù)準(zhǔn)確通信系統(tǒng)的設(shè)計 2178次閱讀
- 基于定點DSP系列ADSP2181芯片實現(xiàn)通用多DSP目標(biāo)系統(tǒng)的設(shè)計 1332次閱讀
- UML軟件分析與建模技術(shù)在嵌入式指紋門禁系統(tǒng)中的應(yīng)用研究 1904次閱讀
- 基于ISA總線技術(shù)實現(xiàn)多路DDS同步和IQ正交輸出的信號源設(shè)計 2509次閱讀
- 如何使用FlexChannel進行多總線系統(tǒng)調(diào)試控制 970次閱讀
- 英創(chuàng)信息技術(shù)ISA總線的CE設(shè)備驅(qū)動程序介紹 1618次閱讀
- 精簡ISA擴展總線接口讀寫操作 5612次閱讀
- Tesla Model 3整車的空調(diào)系統(tǒng)分析 2.4w次閱讀
- 基于FPGA的CAM所搭建的空間目標(biāo)碰撞預(yù)警系統(tǒng)分析詳解 2361次閱讀
- 怎樣設(shè)計實現(xiàn)一個基于DSP和PCI總線的通信數(shù)據(jù)采集系統(tǒng)? 1787次閱讀
- SEMCAD軟件在電磁兼容、天線系統(tǒng)分析設(shè)計中的應(yīng)用案例 2394次閱讀
- 現(xiàn)場總線在DCS系統(tǒng)中的集成設(shè)計 1205次閱讀
- 基于ISA總線多通道控制電路的設(shè)計 5907次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費
- 2AN158 GD32VW553 Wi-Fi開發(fā)指南
- 1.51MB | 2次下載 | 免費
- 3AN148 GD32VW553射頻硬件開發(fā)指南
- 2.07MB | 1次下載 | 免費
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 5AN153-用于電源系統(tǒng)管理的Linduino
- 1.38MB | 次下載 | 免費
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 7SM2018E 支持可控硅調(diào)光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
- 8AN-1308: 電流檢測放大器共模階躍響應(yīng)
- 545.42KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環(huán)心率計步器體溫顯示設(shè)計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現(xiàn)七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 53314A函數(shù)發(fā)生器維修手冊
- 16.30 MB | 31次下載 | 免費
- 6美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 17次下載 | 免費
- 8感應(yīng)筆電路圖
- 0.06 MB | 10次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論