資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線路驅(qū)動(dòng)器和接收器數(shù)據(jù)表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數(shù)據(jù)表
- 高速差分線路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數(shù)據(jù)表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數(shù)據(jù)表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標(biāo)準(zhǔn)M-LVDS接口學(xué)習(xí)筆記 9869次閱讀
- LVDS信號的信號傳輸 1469次閱讀
- LVDS、接口和時(shí)序講解 8941次閱讀
- FPGA與LVDS信號兼容性分析方法 3961次閱讀
- 基于FPGA的LVDS屏幕接口應(yīng)用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號相連時(shí)兼容性的問題 1.1w次閱讀
- Altera的 LVDS 系統(tǒng)電路板設(shè)計(jì) 3350次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡介 4019次閱讀
- 飛凌嵌入式RGB轉(zhuǎn)LVDS模塊簡介 7701次閱讀
- 天嵌科技LVDS轉(zhuǎn)接板-TTL-LVDS轉(zhuǎn)接板規(guī)格 4089次閱讀
- 基于電流隔離模塊的LVDS接口電路設(shè)計(jì) 1361次閱讀
- LVDS與其他幾種邏輯電路的接口設(shè)計(jì) 5837次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2873次閱讀
- 基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計(jì) 7580次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費(fèi)
- 2開關(guān)電源基礎(chǔ)知識(shí)
- 5.73 MB | 11次下載 | 免費(fèi)
- 3嵌入式linux-聊天程序設(shè)計(jì)
- 0.60 MB | 3次下載 | 免費(fèi)
- 4DIY動(dòng)手組裝LED電子顯示屏
- 0.98 MB | 3次下載 | 免費(fèi)
- 5基于FPGA的C8051F單片機(jī)開發(fā)板設(shè)計(jì)
- 0.70 MB | 2次下載 | 免費(fèi)
- 651單片機(jī)窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費(fèi)
- 751單片機(jī)PM2.5檢測系統(tǒng)程序
- 0.83 MB | 2次下載 | 免費(fèi)
- 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33566次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21549次下載 | 免費(fèi)
- 5電氣工程師手冊免費(fèi)下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德爾著
- 0.00 MB | 6656次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537798次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420027次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191186次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183279次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評論