完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1660個 瀏覽:122269次 帖子:5351個
fpga開發(fā)板使用教程之在K7上用Ibert實現(xiàn)基本的GTX測試
GTX、GTH等具體是什么就不多介紹了,網(wǎng)上有很多。寫這個的目的,就是當(dāng)收到FPGA板卡后,要判斷本板的高速串行總線是否能夠應(yīng)用,那就需要做基本的功能測...
TLZ7xH-EVM評估板接口資源豐富,引出雙路千兆網(wǎng)口、四路SFP+光口、雙路CameraLink、HDMI、FMC、PCIe、USB、Micro S...
2020-12-10 標(biāo)簽:智能電網(wǎng)Xilinx無線電 3745 0
01 測試環(huán)境 Xilinx ZCU106 單板 Xilinx VCU TRD2020.1 02 介紹 嵌入式Linux系統(tǒng)中,Linux直接管理所有C...
基于XilinxVirtex?-6FPGA 11.18 Gbps收發(fā)器的高速互操作性
AFBR-703SDZ收發(fā)器是Avago的SFP + SR系列的一部分。AFBR-701ASDZ是其SFP + LR系列的一部分。本應(yīng)用筆記介紹了Ava...
Head Unit 的主機的系統(tǒng)架構(gòu)全面解析
MGU 是由哈曼生產(chǎn),這個系統(tǒng)是和 RAM(Receiver Audio Module)一起使用的,是由 1 塊主板組成。
Alcatraz (MAXREFDES34#) 子系統(tǒng)提供了一個參考設(shè)計,用于保護 Xilinx FPGA 以保護 IP 并防止附加的外設(shè)偽造。該系統(tǒng)在...
ARM與FPGA通過高速通信接口快速進行數(shù)據(jù)交換,可滿足各種工業(yè)現(xiàn)場應(yīng)用場景。
基于Virtex-5 LX110驗證平臺實現(xiàn)FPGA性能的硬件系統(tǒng)設(shè)計
目前ASIC設(shè)計的規(guī)模在不斷擴大、復(fù)雜度在不斷增加,與此同時,日益激烈的競爭使得今天的電子產(chǎn)品市場對產(chǎn)品進入市場的時間極為敏感。如何提高驗證的效率已成為...
當(dāng)我們安裝好Vivado 的時候,也同時裝好了Vivado HLS.。 這是個什么東西?我就有一種想一探究的感覺。網(wǎng)上一查,Vivado High-Le...
2020-10-14 標(biāo)簽:FPGA設(shè)計XilinxC++ 3551 0
DDR3 SDRAM控制器IP核的寫命令和寫數(shù)據(jù)間關(guān)系講解
1. 背景 這篇文章主要介紹了DDR3IP核的寫實現(xiàn)。 2. 寫命令和數(shù)據(jù)總線介紹 DDR3 SDRAM控制器IP核主要預(yù)留了兩組總線,一組可以直接綁定...
ZYNQ SOC案例開發(fā):網(wǎng)絡(luò)調(diào)試助手+W5500協(xié)議棧芯片
在上一篇該系列博文中講解了MATLAB待處理數(shù)據(jù)寫入.bin二進制數(shù)據(jù)文件的過程,接下來需要將數(shù)據(jù)通過以太網(wǎng)發(fā)送到ZYNQ驗證平臺。之前了解過Xilin...
Xilinx Ten Giga Sub System IP生成詳細步驟
IP核描述 10 Giga Ethernet Sub System , 參考文檔PG157: https://www.xilinx.com/suppor...
基于FPGA的ASIC協(xié)同原型驗證設(shè)計方案
鑒于芯片設(shè)計的復(fù)雜度提升, 成功設(shè)計一個芯片所牽扯的步驟與過程也愈加復(fù)雜,所需花費的資金也成倍增加,一個典型的芯片開發(fā)項目的周期和花銷如下所示 ? ? ...
基于PCIE(mcap)的部分可重構(gòu)實現(xiàn)方案
本博文主要是對基于PCIE(mcap)的部分可重構(gòu)實現(xiàn)的步驟做一個簡單的演示,如有錯誤之處,歡迎批評指正。值得說明的是,基于PCIE的部分可重構(gòu)需在ul...
FPGA實現(xiàn)基于Vivado的BRAM IP核的使用
? Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP核,比如數(shù)學(xué)類的IP核,數(shù)字信號處理使用的IP核,以及存儲類的IP核,本篇文章主...
Xilinx ZYNQ開發(fā)案例HelloWorld實驗工程
前言: 使用的板子是zc702。用Vivado的IP核搭建最小系統(tǒng),包括ARM核(CPU xc7z020),DDR3(4×256M),一個UART串口(...
PCIE通信技術(shù):通過AXI-Lite ip配置的VDMA使用
XDMA是Xilinx封裝好的PCIE DMA傳輸IP,可以很方便的把PCIE總線上的數(shù)據(jù)傳輸事務(wù)映射到AXI總線上面,實現(xiàn)上位機直接對AXI總線進行讀...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |