完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1660個(gè) 瀏覽:122269次 帖子:5351個(gè)
ZYNQ EMIO重用封裝實(shí)現(xiàn)算法板級(jí)驗(yàn)證
為了快速實(shí)現(xiàn)算法板級(jí)驗(yàn)證,PC端需要通過JTAG或以太網(wǎng)與FPGA形成通路。最簡(jiǎn)單便捷的方案是利用協(xié)議棧芯片,用戶可以無視底層,利用簡(jiǎn)單的SPI協(xié)議讀寫...
Xilinx ZYNQ開發(fā)GPIO的三種方式:MIO、EMIO、AXI_GPIO
前言: ZYNQ 7000有三種GPIO:MIO,EMIO,AXI_GPIO MIO是固定管腳的,屬于PS,使用時(shí)不消耗PL資源;EMIO通過PL擴(kuò)展,...
Linux + Xenomai實(shí)時(shí)操作系統(tǒng)創(chuàng)建方案
作者:Huster-ty Xenomai是一種采用雙內(nèi)核機(jī)制的Linux 內(nèi)核的強(qiáng)實(shí)時(shí)擴(kuò)展。由于Linux 內(nèi)核本身的實(shí)現(xiàn)方式和復(fù)雜度,使得Linux ...
2020-12-26 標(biāo)簽:LinuxXilinx實(shí)時(shí)操作系統(tǒng) 6330 0
xilinx zynq RapidIO系統(tǒng)的初始化啟動(dòng)過程概述
系統(tǒng)初始化之后,所有器件都會(huì)擁有一個(gè)ID,在系統(tǒng)初始化之前,按照下面設(shè)置。RapidIO系統(tǒng)應(yīng)該只有一個(gè)引導(dǎo)代碼器件。
ARM+FPGA開發(fā):基于AXI總線的GPIO IP創(chuàng)建
FPGA+ARM是ZYNQ的特點(diǎn),那么PL部分怎么和ARM通信呢,依靠的就是AXI總線。這個(gè)實(shí)驗(yàn)是創(chuàng)建一個(gè)基于AXI總線的GPIO IP,利用PL的資源...
基本數(shù)學(xué)運(yùn)算在FPGA中的實(shí)現(xiàn)算法仿真分析
仿真波形表明,計(jì)算結(jié)果與MATLAB浮點(diǎn)運(yùn)算相近,滿足一般計(jì)算需求。若想提高精度,可以增加CORDIC輸出數(shù)據(jù)位寬。
Docker里玩轉(zhuǎn)PetaLinux的上手教程
作者:Alex He,Xilinx 嵌入式技術(shù)專家 Xilinx 嵌入式技術(shù)專家 Alex He 與大家分享在Docker里玩轉(zhuǎn)PetaLinux的上手...
2020-12-25 標(biāo)簽:LinuxXilinx嵌入式開發(fā)板 2562 0
關(guān)于Xilinx FPGA如何獲取FPGA的Device DNA
作者:Evening Xilinx每一個(gè)FPGA都有一個(gè)獨(dú)特的ID,也就是Device DNA,這個(gè)ID相當(dāng)于我們的身份證,在FPGA芯片生產(chǎn)的時(shí)候就已...
Pentek 開展的FPGA設(shè)計(jì),縮短設(shè)計(jì)周期同時(shí)最小化風(fēng)險(xiǎn)
作者:Robert Sgandurra,Pnetek公司產(chǎn)品總監(jiān) 當(dāng)面對(duì)一個(gè)項(xiàng)目計(jì)劃時(shí),你最后一次聽到“需要多長(zhǎng)時(shí)間就花多長(zhǎng)時(shí)間”或者“如果第一次不成功...
Xilinx 7FPGA XADC如何獲取模擬信號(hào)的信息
Xilinx 7系列FPGA全系內(nèi)置了一個(gè)ADC,稱呼為XADC。 這個(gè)XADC,內(nèi)部是兩個(gè)1mbps的ADC,可以采集模擬信號(hào)轉(zhuǎn)為數(shù)字信號(hào)送給FPGA...
多用途軟件無線電系統(tǒng)的5G設(shè)計(jì)解決方案
本文旨在讓無線電工程師熟悉一種現(xiàn)成的多用途軟件無線電(COTS SDR)平臺(tái),該平臺(tái)可以縮短5G的開發(fā)時(shí)間。 COTS SDR傳統(tǒng)上一直用于軍用雷達(dá)和通...
基于Xilinx 7系列GTX高速收發(fā)器的初步調(diào)試方案
本來寫了一篇關(guān)于高速收發(fā)器的初步調(diào)試方案的介紹,給出一些遇到問題時(shí)初步的調(diào)試建議。但是發(fā)現(xiàn)其中涉及到很多概念。逐一解釋會(huì)導(dǎo)致文章過于冗長(zhǎng)。所以單獨(dú)寫一篇...
一文詳解Xilinx GTX/GTH及2D eye scan的基本原理
本文介紹Xilinx GT的一些概念,對(duì)GT沒有概念但是有時(shí)間的童鞋推薦先看一下此文(Xilinx 7系列FPGA 高速收發(fā)器GTX/GTH的一些基本概...
MPSoC 如何防御攻擊和規(guī)劃安全啟動(dòng)
作者:Ricky Su,Xilinx Employee 在電影里,黑客遠(yuǎn)程控制一個(gè)城市中所有的汽車,讓它們追逐指定的目標(biāo),這樣的場(chǎng)景讓人感覺不寒而栗。在...
基于MYC-C7Z020 CPU 模塊的MYD-C7Z010 開發(fā)板應(yīng)用
MYD-C7Z020 開發(fā)板的構(gòu)建基于 MYC-C7Z020 CPU 模塊,該模塊是一款基于 ZYNQ 的、Linux 就緒型的小巧 SOM,全面結(jié)合 ...
Xilinx ZCU104實(shí)現(xiàn)視頻處理和傳輸系統(tǒng)方案
本階段ISP實(shí)現(xiàn)基本功能,主要包括:Demosaic、CCM、3A、Dpc、Gamma、Denoise、Enhance等基本內(nèi)容,ISP需保證對(duì)輸入圖像...
Xilinx開發(fā)板ZCU104對(duì)接驗(yàn)證接口板電路原理圖
作者:Hello,Panda 連載[第三篇]講過,要設(shè)計(jì)一塊接口板和Xilinx官方開發(fā)板ZCU104對(duì)接來做驗(yàn)證。接口板有兩塊,分別是相機(jī)板和擴(kuò)展板,...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |