完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1660個(gè) 瀏覽:122268次 帖子:5351個(gè)
串行背板技術(shù)面臨新挑戰(zhàn) Xilinx推出串行背板解決方案
盡管串行技術(shù)的應(yīng)用已日益普遍,但許多設(shè)計(jì)挑戰(zhàn)依然橫亙?cè)谠O(shè)計(jì)人員面前。背板子系統(tǒng)是整個(gè)系統(tǒng)的“心臟”,它必須能夠在板卡間提供可靠的信號(hào)傳輸。因此,在背板設(shè)...
本文涵蓋了在 Versal GTY 和 GTYP 中使用模式生成器和檢查器時(shí)對(duì)以下操作的限制
Xilinx SRL16E如何實(shí)現(xiàn)16移位寄存器
在做FPGA的開(kāi)發(fā)過(guò)程中經(jīng)常會(huì)使用到移位寄存器,一般我們使用移位寄存器的目的都是為了將某個(gè)信號(hào)進(jìn)行打拍,使得時(shí)序符合我們的需求。
比特流是一個(gè)常用詞匯,用于描述包含F(xiàn)PGA完整內(nèi)部配置狀態(tài)的文件,包括布線、邏輯資源和IO設(shè)置。大多數(shù)現(xiàn)代FPGA都是基于SRAM的,包括Xilinx ...
基于Xilinx K7-410T的高速DAC之AD9129開(kāi)發(fā)筆記
引言:從本文開(kāi)始,我們介紹下項(xiàng)目中設(shè)計(jì)的并行LVDS高速DAC接口設(shè)計(jì),包括DAC與FPGA硬件接口設(shè)計(jì)、軟件設(shè)計(jì)等。項(xiàng)目設(shè)計(jì)高速DAC采用了ADI公司...
6 FPGA LX9 MicroBoard成為學(xué)習(xí)FPGA的另一低成本方法
昨天為寫(xiě)博客搜索關(guān)于miniSpartan6+開(kāi)發(fā)板的一些信息,我偶然看到$89的 Xilinx Spartan-6 FPGA LX9 MicroBoa...
自從 Vitis 的發(fā)布,AMD 在 Github 上也開(kāi)源了很多資源,方便開(kāi)發(fā)者進(jìn)行自己的設(shè)計(jì),減少產(chǎn)品上市時(shí)間。所以我們來(lái)看一下如何獲取和使用 Gi...
Xilinx推出基于FPGA的IP方案加速高清平板電視設(shè)計(jì)
不久以前,高清平板電視對(duì)普通消費(fèi)者來(lái)說(shuō)還是一個(gè)奢侈品。而現(xiàn)在,大多數(shù)一般收入家庭去購(gòu)買(mǎi)一臺(tái)高清平板電視已非難事。應(yīng)對(duì)這一變化,面板廠家正在擴(kuò)大產(chǎn)能去迎合...
基于Xilinx Virtex-5-FXT中的APU簡(jiǎn)化汽車多媒體系統(tǒng)設(shè)計(jì)方案詳解
汽車多媒體系統(tǒng)面臨著嚴(yán)峻的技術(shù)挑戰(zhàn):如何在漫長(zhǎng)的整個(gè)產(chǎn)品壽命周期中實(shí)現(xiàn)系統(tǒng)的可升級(jí)性?轎車和卡車的壽命通常都在十年以上。這就使汽車多媒體系統(tǒng)難以跟上消...
FPGA技術(shù)高頻疲勞試驗(yàn)機(jī)控制器
高頻疲勞試驗(yàn)機(jī)控制系統(tǒng)的總體結(jié)構(gòu),下位機(jī)是整個(gè)高頻疲勞試驗(yàn)機(jī)控制器的核心。用于實(shí)現(xiàn)產(chǎn)生控制試驗(yàn)機(jī)的控制信號(hào)和數(shù)據(jù),反饋信號(hào)的處理,以及和上位機(jī)進(jìn)行數(shù)據(jù)通信。
Zynq-7000 SoC生產(chǎn)勘誤項(xiàng)目及應(yīng)對(duì)措施
Zynq-7000 生產(chǎn)勘誤項(xiàng)目是(Xilinx 答復(fù) 47916)中所列項(xiàng)目的子集,通常包括由 Xilinx 和 Linux 社區(qū)實(shí)現(xiàn)的軟件解決方法應(yīng)對(duì)措施。
FPGA芯片內(nèi)部結(jié)構(gòu)解析(1)
以Xilinx主流的7系列為例,一顆FPGA內(nèi)部通常都會(huì)有數(shù)千到數(shù)十萬(wàn)不等的可配置邏輯塊(Configurable Logic Block,簡(jiǎn)稱CLB)
在遠(yuǎn)程更新的時(shí)候,有時(shí)候需要雙鏡像來(lái)保護(hù)設(shè)計(jì)的穩(wěn)定性。在進(jìn)行更新設(shè)計(jì)的時(shí)候,只更新一個(gè)鏡像,另一個(gè)鏡像在部署之前就測(cè)試過(guò)沒(méi)問(wèn)題并不再更新。當(dāng)更新出錯(cuò)時(shí),...
采用Xilinx技術(shù)/Pinnacle和安森美合作推出新的HDR監(jiān)控方案
在真實(shí)情況的測(cè)試下,新的方案捕獲和色調(diào)映射高對(duì)比度場(chǎng)景達(dá)120 dB或20 EV,全是全高清1080 p 30 fps實(shí)時(shí)輸出 Pinnacle Ima...
AMD-Xilinx MPSoC的Watchdog在Linux中使用的簡(jiǎn)明教程
AMD-Xilinx MPSoC的器件里,提供了內(nèi)置的Watchdog
用TCL定制Vivado設(shè)計(jì)實(shí)現(xiàn)流程
今天推出Xilinx已發(fā)布的《Vivado使用誤區(qū)與進(jìn)階》系列:用TCL定制Vivado設(shè)計(jì)實(shí)現(xiàn)流程。
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之 Versal 介紹(2)
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之 Versal 介紹,以及Versal 芯片開(kāi)發(fā)流程的簡(jiǎn)介。
此款開(kāi)發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號(hào)為 XC7Z020-2CLG484I,484 個(gè)引腳的 FBGA 封裝。
2024-10-24 標(biāo)簽:芯片Xilinx開(kāi)發(fā)板 1144 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |