您的位置:電子發(fā)燒友網(wǎng) > 電子技術(shù)應(yīng)用 > 嵌入式技術(shù) > FPGA/ASIC技術(shù) >
PLD設(shè)計速成(6)-編譯和布線(3)
2012年05月18日 17:08 來源:本站整理 作者:秩名 我要評論(0)
![PLD設(shè)計速成-編譯和布線](/uploads/allimg/120518/1G15TX3-7.jpg)
將彈出一窗口如下圖
![PLD設(shè)計速成-編譯和布線](/uploads/allimg/120518/1G15W311-8.jpg)
雙擊空白處,可以看到下圖所示IO在芯片EPM7128SLC84上的布局
![PLD設(shè)計速成-編譯和布線](/uploads/allimg/120518/1G15T2N-9.jpg)
創(chuàng)建一個設(shè)計的符號
(此和本設(shè)計無關(guān),僅供其他設(shè)計在高層調(diào)用)
在 File菜單中選擇 Create Default Symbol 項,即可創(chuàng)建一個設(shè)計的符號。該符號可被高層設(shè)計調(diào)用。
![PLD設(shè)計速成-編譯和布線](/uploads/allimg/120518/1G15V201-10.jpg)
此時會產(chǎn)生一個COMPILE窗口,直接點(diǎn)Start,完成后點(diǎn)確認(rèn)
![PLD設(shè)計速成-編譯和布線](/uploads/allimg/120518/1G15T247-11.jpg)
本文導(dǎo)航
- 第 1 頁:PLD設(shè)計速成(6)-編譯和布線(1)
- 第 2 頁:指定以下管腳
- 第 3 頁:編譯后